午夜毛片免费看,老师老少妇黄色网站,久久本道综合久久伊人,伊人黄片子

一種用于輕型電動(dòng)車鋰電池電池組的充放電電路的制作方法

文檔序號(hào):11435365閱讀:779來(lái)源:國(guó)知局
一種用于輕型電動(dòng)車鋰電池電池組的充放電電路的制造方法與工藝

本發(fā)明涉及電動(dòng)車制造領(lǐng)域,具體的說(shuō)是一種用于輕型電動(dòng)車鋰電池電池組的充放電電路。



背景技術(shù):

傳統(tǒng)的電動(dòng)車電源設(shè)計(jì)簡(jiǎn)單,功能單一,只是簡(jiǎn)單的串并聯(lián),無(wú)法智能管控電池組無(wú)法提升鋰電池包的整體性能,并且功能單一,制造流程繁瑣,造成成本的浪費(fèi),能源效率低下。



技術(shù)實(shí)現(xiàn)要素:

本發(fā)明為克服現(xiàn)有技術(shù)的不足,設(shè)計(jì)一種可以更好利用電池利用率,提高電池使用壽命,便于管控的用于輕型電動(dòng)車鋰電池電池組的充放電電路。

為實(shí)現(xiàn)上述目的,設(shè)計(jì)一種用于輕型電動(dòng)車鋰電池電池組的充放電電路,包括芯片u1,芯片jc1,其特征是:所述芯片u1設(shè)有41個(gè)端口分別為dsg端口、chg端口、vss端口、sda端口、scl端口、ts1端口、cap1端口、regout端口、regsrc端口、vc5x端口、nc1端口、nc2端口、ts2端口、cap2端口、vc10x端口、nc3端口、nc4端口、ts3端口、cap3端口、bat端口、vc15端口、vc14端口、vc13端口、vc12端口、vc11端口、vc10b端口、vc10端口、vc9端口、vc8端口、vc7端口、vc6端口、vc5b端口、vc5端口、vc4端口、vc3端口、vc2端口、vc1端口、vc0端口、srp端口、srn端口、alert端口,芯片u1的dsg端口分三路分別連接電阻r21、電阻rd1和電阻rd5的一端,電阻rd1的另一端連接功率管qd1的g端口,電阻rd5的另一端連接功率管qd2的g端口,電阻r21的另一端分十七路分別連接電阻rs1、電阻rs2、電阻rs3、電阻rs4、電阻rs5、電阻rs6、電阻rs7、電阻rs8、電阻r20、功率管qd1的s端口、功率管qd2的s端口、功率管qd3的s端口、功率管qd4的s端口、功率管qd5的s端口、功率管qd6的s端口、功率管qc1的d端口和功率管qc2的d端口的一端,電阻r20的另一端分三路分別連接芯片u1的srn端口、電容c19和電容c18的一端,電容c19的另一端接地,電容c18的另一端分三路分別連接芯片u1的srp端口、電容c17和電阻r19的一端,電容c17的另一端接地,電阻r19的另一端和電阻rs1、電阻rs2、電阻rs3、電阻rs4、電阻rs5、電阻rs6、電阻rs7、電阻rs8的另一端集束連接后接地接電芯總負(fù)b-1端口;所述功率管qd1的d端口、功率管qd2的d端口、功率管qd3的d端口、功率管qd4的d端口、功率管qd5的d端口、功率管qd6的d端口集束連接后分兩路分別連接電阻r34的一端和放電負(fù)極p-1端口,電阻r34的另一端連接二極管d6的陽(yáng)極端口,二極管d6的陰極端口連接放電激活端口dc端口,所述功率管qc1的s端口分四路分別連接功率管qc2的s端口、功率管qc3的s端口、功率管qc4的s端口和電阻r27的一端,電阻r27的另一端分六路分別連接功率管qc1的g端口、功率管qc2的g端口、功率管qc3的g端口、功率管qc4的g端口、二極管d5的陰極端口和電阻r25的一端,r25的另一端分兩路分別連接二極管d5的陽(yáng)極端口和mos管q1的d端口,所述mos管q1的s端口連接芯片u1的chg端口,mos管q1的g端口接地;所述功率管qc3的d端口和功率管qc4的d端口集束連接后分兩路分別連接充電負(fù)極ch-端口和電阻r31的一端,電阻r31的另一端分兩路連接mos管q4的g端口和電阻r32的一端,電阻r32的另一端分兩路分別連接mos管q4的s端口和電阻r33的一端,mos管q4的d端口連接二極管d7的陽(yáng)極端口,二極管d7的陰極端口連接充電激活端口cc端口,電阻r33的另一端連接芯片jc1的電芯總正b+端口。

所述芯片u1的nc1端口、nc2端口和cap2端口集束連接后連接電容c21的一端,芯片ts2端口連接電阻rt2的一端,芯片u1的nc3端口、nc4端口和cap3端口集束連接后連接電容c20的一端,電容c20的另一端連接芯片u1的vc10x端口,芯片的ts3端口連接電阻rt1的一端,電阻rt1的另一端連接在芯片u1的vc10x端口上,芯片u1的regsrc端口分兩路分別連接電容c23和mos管q3的s端口,電容c23的另一端接地,mos管q3的g端口分四路分別連接芯片u1的vc5x端口、電容c24、電容c29和電容c31的一端,電容c24、電容c29和電容c31的另一端集束連接后連接在芯片u1的vc10x上,mos管q3的d端口連接mos管q2的s端口,mos管q2的g端口分四路分別連接芯片u1的vc10x端口、電容c25、電容c28和電容c32的一端,電容c25、電容c28和電容c32的另一端集束連接后連接在芯片u1的bat端口上,mos管q2的d端口分兩路分別連接p+1端口和電阻r26的一端,電阻r26的另一端分三路分別連接電容c25、電容c28和電容c32的一端,電容c25、電容c28和電容c32的另一端集束連接之后連接在mos管q2的g端口上;所述芯片u1的vc5x端口分八路分別連接二極管d3的陰極端口、電阻rt2的另一端、電容c21的另一端、電容c26、電容c27、電容c30和電阻r30的一端,電阻r30的另一端連接芯片u1的tp2端口,電容c26、電容c27和電容c30的另一端集束連接后接地;所述芯片u1的vc10x端口分路分別連接二極管d2的陰極端口、電阻rt1的另一端、電容c20的另一端和電阻r29的一端,電阻r29的另一端連接在芯片u1的tp1端口上。

所述芯片u1的vc15端口分三路分別連接二極管d1的陽(yáng)極端口、電容c1和電阻r2的一端,二極管d1的陰極端口連接芯片u1的bat端口,電阻r2的另一端分兩路分別連接b+1端口和芯片jc1的b+端口,電容c1的另一端分三路分別連接芯片u1的vc14端口、電阻r3和電容rc1的一端,電阻r3的另一端連接芯片jc1的b14端口,電容rc1的另一端分三路分別連接芯片u1的vc13端口、電阻r4和電容c2的一端,電阻r4的另一端連接芯片jc1的b13端口,電容c2的另一端分三路分別連接芯片u1的vc12端口、電阻r5和電容c3的一端,電阻r5的另一端連接芯片jc1的b12端口,電容c3的另一端分三路分別連接芯片u1的vc11端口、電阻r6和電容c4的一端,電阻r6的另一端連接芯片jc1的b11端口,電容c4的另一端分兩路分別連接芯片u1的vc10x端口和電容c5一端,電容c5的另一端分兩路分別連接芯片u1的vc10b端口和電阻r7的一端,電阻r7的另一端連接芯片jc1的b10端口;所述芯片u1的vc10端口分三路分別連接二極管d2的陽(yáng)極端口、電容c6和電阻r8的一端,電阻r8的另一端與電阻r7的另一端集束連接后連接在芯片jc1的b10端口,電容c6的另一端分三路分別連接芯片u1的vc9端口、電阻r1和電容rc2的一端,電阻r1的另一端連接芯片jc1的b9端口,電容rc2的另一端分三路分別連接芯片u1的vc8端口、電容c7和電阻r9的一端,電阻r9的另一端連接芯片jc1的b8端口,電容c7的另一端分三路分別連接芯片u1的vc7端口、電阻r10和電容c8的一端,電阻r10的另一端連接芯片jc1的b7端口,電容c8的另一端分三路芯片u1的vc6端口、電阻r11和電容c9的一端,電阻r11的另一端連接芯片jc1的b6端口,電容c9的另一端分兩路分別連接芯片u1的vc5x端口和電容c10的一端,電容c10的另一端分兩路分別連接芯片u1的vc5b端口和電阻r12的一端,電阻r12的另一端連接芯片jc1的b5端口;所述芯片u1的vc5端口分三路分別連接二極管d3的陽(yáng)極端口、電容c11和電阻r13的一端,電阻r13的另一端與電阻r12的另一端集束連接后連接在芯片jc1的b5端口,電容c11的另一端分三路分別連接芯片u1的vc4端口、電容c12和電阻r14的一端,電阻r14的另一端連接芯片jc1的b4端口,電容c12的另一端分三路分別連接芯片u1的vc3端口、電容c13和電阻r15的一端,電阻r15的另一端連接芯片jc1的b3端口,電容c13的另一端分三路分別連接芯片u1的vc2端口、電容c14和電阻r16的一端,電阻r16的另一端連接芯片jc1的b2端口,電容c14的另一端分三路分別連接芯片u1的vc1端口、電容c15和電阻r17的一端,電阻r17的另一端連接芯片jc1的b1端口,電容c15的另一端分兩路分別接地和連接電容c16,電容c16的另一端分兩路分別連接電阻r18和芯片u1的vc0端口,電阻r18的另一端與電阻rs1、電阻rs2、電阻rs3、電阻rs4、電阻rs5、電阻rs6、電阻rs7、電阻rs8和電阻r19的另一端集束連接并接地。

所述功率管qd3的g端口連接電阻rd2,功率管qd4的g端口連接電阻rd3,功率管qd5的g端口連接電阻rd4,功率管qd6的g端口連接電阻rd5。

所述芯片u1的alert端口分兩路,一路連接芯片u1的alert端口組成回路,另一路連接電阻r28的一端,電阻r28的另一端接地。

所述芯片u1的vss端口接地,芯片u1的sda端口連接電阻r22并組成回路,芯片u1的scl端口連接電阻r23并組成回路,芯片u1的ts1端口分兩路分別連接電阻rt3和電阻r24的一端,電阻rt3的另一端接地,電阻r24的另一端連接二極管d4的陰極端口,二極管d4的陽(yáng)極端口連接pta7端口,芯片u1的cap1端口連接電容c22的一端,電容c22的另一端接地,芯片u1的regout端口分三路分別連接3.3v電源、芯片u1的tp3端口和電容c33的一端,電容c33的另一端接地。

所述芯片u1的型號(hào)為bq76940,所述芯片jc1的型號(hào)為xh-15-w。

本發(fā)明同現(xiàn)有技術(shù)相比,智能控制mcu用來(lái)時(shí)時(shí)監(jiān)控,具有電芯故障保護(hù),故障鎖止功能,提升輕型電動(dòng)車安全性,智能控制電源休眠,使電池整體節(jié)能10%以上,可大電流快速放電,在專用充電器下,能滿足2c充電,40分鐘即可充滿,庫(kù)侖計(jì)量讀取顯示時(shí)時(shí)顯示電量,增加鋰電池裝配開(kāi)發(fā)項(xiàng)目經(jīng)濟(jì)收益,同時(shí)節(jié)約了經(jīng)濟(jì)成本,延緩電池老化。

附圖說(shuō)明

圖1為本發(fā)明的電路原理圖。

圖2為圖1中左側(cè)的放大示意圖。

圖3為圖1中右側(cè)的放大示意圖。

圖4為圖1中下側(cè)的放大示意圖。

具體實(shí)施方式

下面根據(jù)附圖對(duì)本發(fā)明做進(jìn)一步的說(shuō)明。

如圖1~圖4所示,所述芯片u1設(shè)有41個(gè)端口分別為dsg端口、chg端口、vss端口、sda端口、scl端口、ts1端口、cap1端口、regout端口、regsrc端口、vc5x端口、nc1端口、nc2端口、ts2端口、cap2端口、vc10x端口、nc3端口、nc4端口、ts3端口、cap3端口、bat端口、vc15端口、vc14端口、vc13端口、vc12端口、vc11端口、vc10b端口、vc10端口、vc9端口、vc8端口、vc7端口、vc6端口、vc5b端口、vc5端口、vc4端口、vc3端口、vc2端口、vc1端口、vc0端口、srp端口、srn端口、alert端口,芯片u1的dsg端口分三路分別連接電阻r21、電阻rd1和電阻rd5的一端,電阻rd1的另一端連接功率管qd1的g端口,電阻rd5的另一端連接功率管qd2的g端口,電阻r21的另一端分十七路分別連接電阻rs1、電阻rs2、電阻rs3、電阻rs4、電阻rs5、電阻rs6、電阻rs7、電阻rs8、電阻r20、功率管qd1的s端口、功率管qd2的s端口、功率管qd3的s端口、功率管qd4的s端口、功率管qd5的s端口、功率管qd6的s端口、功率管qc1的d端口和功率管qc2的d端口的一端,電阻r20的另一端分三路分別連接芯片u1的srn端口、電容c19和電容c18的一端,電容c19的另一端接地,電容c18的另一端分三路分別連接芯片u1的srp端口、電容c17和電阻r19的一端,電容c17的另一端接地,電阻r19的另一端和電阻rs1、電阻rs2、電阻rs3、電阻rs4、電阻rs5、電阻rs6、電阻rs7、電阻rs8的另一端集束連接后接地和電芯總負(fù)b-1端口;所述功率管qd1的d端口、功率管qd2的d端口、功率管qd3的d端口、功率管qd4的d端口、功率管qd5的d端口、功率管qd6的d端口集束連接后分兩路分別連接電阻r34的一端和放電負(fù)極p-1端口,電阻r34的另一端連接二極管d6的陽(yáng)極端口,二極管d6的陰極端口連接放電激活端口dc端口,所述功率管qc1的s端口分四路分別連接功率管qc2的s端口、功率管qc3的s端口、功率管qc4的s端口和電阻r27的一端,電阻r27的另一端分六路分別連接功率管qc1的g端口、功率管qc2的g端口、功率管qc3的g端口、功率管qc4的g端口、二極管d5的陰極端口和電阻r25的一端,r25的另一端分兩路分別連接二極管d5的陽(yáng)極端口和mos管q1的d端口,所述mos管q1的s端口連接芯片u1的chg端口,mos管q1的g端口接地;所述功率管qc3的d端口和功率管qc4的d端口集束連接后分兩路分別連接充電負(fù)極ch-端口和電阻r31的一端,電阻r31的另一端分兩路連接mos管q4的g端口和電阻r32的一端,電阻r32的另一端分兩路分別連接mos管q4的s端口和電阻r33的一端,mos管q4的d端口連接二極管d7的陽(yáng)極端口,二極管d7的陰極端口連接充電激活端口cc端口,電阻r33的另一端連接芯片jc1的電芯總正b+端口。

所述芯片u1的nc1端口、nc2端口和cap2端口集束連接后連接電容c21的一端,芯片ts2端口連接電阻rt2的一端,芯片u1的nc3端口、nc4端口和cap3端口集束連接后連接電容c20的一端,電容c20的另一端連接芯片u1的vc10x端口,芯片的ts3端口連接電阻rt1的一端,電阻rt1的另一端連接在芯片u1的vc10x端口上,芯片u1的regsrc端口分兩路分別連接電容c23和mos管q3的s端口,電容c23的另一端接地,mos管q3的g端口分四路分別連接芯片u1的vc5x端口、電容c24、電容c29和電容c31的一端,電容c24、電容c29和電容c31的另一端集束連接后連接在芯片u1的vc10x上,mos管q3的d端口連接mos管q2的s端口,mos管q2的g端口分四路分別連接芯片u1的vc10x端口、電容c25、電容c28和電容c32的一端,電容c25、電容c28和電容c32的另一端集束連接后連接在芯片u1的bat端口上,mos管q2的d端口分兩路分別連接p+1端口和電阻r26的一端,電阻r26的另一端分三路分別連接電容c25、電容c28和電容c32的一端,電容c25、電容c28和電容c32的另一端集束連接之后連接在mos管q2的g端口上;所述芯片u1的vc5x端口分八路分別連接二極管d3的陰極端口、電阻rt2的另一端、電容c21的另一端、電容c26、電容c27、電容c30和電阻r30的一端,電阻r30的另一端連接芯片u1的tp2端口,電容c26、電容c27和電容c30的另一端集束連接后接地;所述芯片u1的vc10x端口分路分別連接二極管d2的陰極端口、電阻rt1的另一端、電容c20的另一端和電阻r29的一端,電阻r29的另一端連接在芯片u1的tp1端口上。

所述芯片u1的vc15端口分三路分別連接二極管d1的陽(yáng)極端口、電容c1和電阻r2的一端,二極管d1的陰極端口連接芯片u1的bat端口,電阻r2的另一端分兩路分別連接b+1端口和芯片jc1的b+端口,電容c1的另一端分三路分別連接芯片u1的vc14端口、電阻r3和電容rc1的一端,電阻r3的另一端連接芯片jc1的b14端口,電容rc1的另一端分三路分別連接芯片u1的vc13端口、電阻r4和電容c2的一端,電阻r4的另一端連接芯片jc1的b13端口,電容c2的另一端分三路分別連接芯片u1的vc12端口、電阻r5和電容c3的一端,電阻r5的另一端連接芯片jc1的b12端口,電容c3的另一端分三路分別連接芯片u1的vc11端口、電阻r6和電容c4的一端,電阻r6的另一端連接芯片jc1的b11端口,電容c4的另一端分兩路分別連接芯片u1的vc10x端口和電容c5一端,電容c5的另一端分兩路分別連接芯片u1的vc10b端口和電阻r7的一端,電阻r7的另一端連接芯片jc1的b10端口;所述芯片u1的vc10端口分三路分別連接二極管d2的陽(yáng)極端口、電容c6和電阻r8的一端,電阻r8的另一端與電阻r7的另一端集束連接后連接在芯片jc1的b10端口,電容c6的另一端分三路分別連接芯片u1的vc9端口、電阻r1和電容rc2的一端,電阻r1的另一端連接芯片jc1的b9端口,電容rc2的另一端分三路分別連接芯片u1的vc8端口、電容c7和電阻r9的一端,電阻r9的另一端連接芯片jc1的b8端口,電容c7的另一端分三路分別連接芯片u1的vc7端口、電阻r10和電容c8的一端,電阻r10的另一端連接芯片jc1的b7端口,電容c8的另一端分三路芯片u1的vc6端口、電阻r11和電容c9的一端,電阻r11的另一端連接芯片jc1的b6端口,電容c9的另一端分兩路分別連接芯片u1的vc5x端口和電容c10的一端,電容c10的另一端分兩路分別連接芯片u1的vc5b端口和電阻r12的一端,電阻r12的另一端連接芯片jc1的b5端口;所述芯片u1的vc5端口分三路分別連接二極管d3的陽(yáng)極端口、電容c11和電阻r13的一端,電阻r13的另一端與電阻r12的另一端集束連接后連接在芯片jc1的b5端口,電容c11的另一端分三路分別連接芯片u1的vc4端口、電容c12和電阻r14的一端,電阻r14的另一端連接芯片jc1的b4端口,電容c12的另一端分三路分別連接芯片u1的vc3端口、電容c13和電阻r15的一端,電阻r15的另一端連接芯片jc1的b3端口,電容c13的另一端分三路分別連接芯片u1的vc2端口、電容c14和電阻r16的一端,電阻r16的另一端連接芯片jc1的b2端口,電容c14的另一端分三路分別連接芯片u1的vc1端口、電容c15和電阻r17的一端,電阻r17的另一端連接芯片jc1的b1端口,電容c15的另一端分兩路分別接地和連接電容c16,電容c16的另一端分兩路分別連接電阻r18和芯片u1的vc0端口,電阻r18的另一端與電阻rs1、電阻rs2、電阻rs3、電阻rs4、電阻rs5、電阻rs6、電阻rs7、電阻rs8和電阻r19的另一端集束連接并接地。

所述功率管qd3的g端口連接電阻rd2,功率管qd4的g端口連接電阻rd3,功率管qd5的g端口連接電阻rd4,功率管qd6的g端口連接電阻rd5。

所述芯片u1的alert端口分兩路,一路連接芯片u1的alert端口組成回路,另一路連接電阻r28的一端,電阻r28的另一端接地。

所述芯片u1的vss端口接地,芯片u1的sda端口連接電阻r22并組成回路,芯片u1的scl端口連接電阻r23并組成回路,芯片u1的ts1端口分兩路分別連接電阻rt3和電阻r24的一端,電阻rt3的另一端接地,電阻r24的另一端連接二極管d4的陰極端口,二極管d4的陽(yáng)極端口連接pta7端口,芯片u1的cap1端口連接電容c22的一端,電容c22的另一端接地,芯片u1的regout端口分三路分別連接3.3v電源、芯片u1的tp3端口和電容c33的一端,電容c33的另一端接地。

所述芯片u1的型號(hào)為bq76940,所述芯片jc1的型號(hào)為xh-15-w。

所述pat7端口的作用是mcu給bq76940一個(gè)高電平,使bq76940從休眠模式到工作模式。

當(dāng)前第1頁(yè)1 2 
網(wǎng)友詢問(wèn)留言 已有0條留言
  • 還沒(méi)有人留言評(píng)論。精彩留言會(huì)獲得點(diǎn)贊!
1