一種計數(shù)用格雷碼盤的制作方法
【技術(shù)領(lǐng)域】
[0001]本發(fā)明涉及格雷碼盤領(lǐng)域,尤其涉及的是一種計數(shù)用格雷碼盤。
【背景技術(shù)】
[0002]格雷碼屬于可靠性編碼,是一種錯誤最小化的編碼方式。因為,雖然自然二進(jìn)制碼可以直接由數(shù)/模轉(zhuǎn)換器轉(zhuǎn)換成模擬信號,但在某些情況,例如從十進(jìn)制的3轉(zhuǎn)換為4時二進(jìn)制碼的每一位都要變,能使數(shù)字電路產(chǎn)生很大的尖峰電流脈沖。而格雷碼則沒有這一缺點,它在相鄰位間轉(zhuǎn)換時,只有一位產(chǎn)生變化。它大大地減少了由一個狀態(tài)到下一個狀態(tài)時邏輯的混淆。由于這種編碼相鄰的兩個碼組之間只有一位不同,因而在用于方向的轉(zhuǎn)角位移量一數(shù)字量的轉(zhuǎn)換中,當(dāng)方向的轉(zhuǎn)角位移量發(fā)生微小變化(而可能引起數(shù)字量發(fā)生變化時,格雷碼僅改變一位,這樣與其它編碼同時改變兩位或多位的情況相比更為可靠,即可減少出錯的可能性。
[0003]現(xiàn)有技術(shù)中多采用格雷碼盤用于檢測或計數(shù),在編碼器或電刷裝置讀取格雷碼盤時常會出現(xiàn)跳刷或漏刷的現(xiàn)象,即由于電刷裝置轉(zhuǎn)速過快,出現(xiàn)電刷裝置彈跳過某個格雷碼,導(dǎo)致計數(shù)錯誤的現(xiàn)象,不利于格雷碼的使用。
[0004]因此,現(xiàn)有技術(shù)還有待于改進(jìn)和發(fā)展。
【發(fā)明內(nèi)容】
[0005]鑒于上述現(xiàn)有技術(shù)的不足,本發(fā)明的目的在于提供一種計數(shù)用格雷碼盤,克服現(xiàn)有技術(shù)中格雷碼盤易跳刷計數(shù)不準(zhǔn)確的技術(shù)缺陷。
[0006]本發(fā)明的技術(shù)方案如下:
一種計數(shù)用格雷碼盤,包括PCB板,所述PCB板上設(shè)有分別與觸發(fā)器的電位刷連接的第一格雷碼道、第二格雷碼道、第三格雷碼道、第四格雷碼道和第五格雷碼道;
其中第一格雷碼道、第二格雷碼道、第三格雷碼道和第四格雷碼道上分別設(shè)有用于計數(shù)的若干個計數(shù)格雷碼,兩個相鄰所述計數(shù)格雷碼之間還設(shè)有用于放置所述電位刷跳刷的防跳碼;
位于所述第四格雷碼道內(nèi)側(cè)的,用于作為零位信號輸出標(biāo)簽的第五格雷碼道。
[0007]上述計數(shù)用格雷碼盤,其中,所述第一格雷碼道、第二格雷碼道、第三格雷碼道、第四格雷碼道和第五格雷碼道均為銅箔格雷碼道。
[0008]上述計數(shù)用格雷碼盤,其中,所述第一格雷碼道、第二格雷碼道、第三格雷碼道、第四格雷碼道和第五格雷碼道的工作電位為3.3V。
[0009]上述計數(shù)用格雷碼盤,其中,所述觸發(fā)器為JK觸發(fā)器。
[0010]上述計數(shù)用格雷碼盤,其中,所述計數(shù)格雷碼連接的電位大于所述防跳碼連接的電位或所述計數(shù)格雷碼連接的電位小于所述防跳碼連接的電位。
[0011]上述計數(shù)用格雷碼盤,其中,所述防跳碼連接的電位為零。
[0012]本發(fā)明所提供的計數(shù)用格雷碼盤,由于采用在第一格雷碼道、第二格雷碼道和第三格雷碼道上分別設(shè)有用于計數(shù)的若干個計數(shù)格雷碼,兩個相鄰所述計數(shù)格雷碼之間還設(shè)有用于放置所述電位刷跳刷的防跳碼;由于防跳碼與計數(shù)格雷碼等高,當(dāng)電位刷轉(zhuǎn)動時不會跳動,從而防止電位刷漏刷格雷碼使格雷碼計數(shù)更準(zhǔn)確。
【附圖說明】
[0013]圖1是本發(fā)明中計數(shù)用格雷碼盤較佳實施例的示意圖。
[0014]圖2是本發(fā)明中計數(shù)用格雷碼盤較佳實施例的局部示意圖。
[0015]圖中:1、第一格雷碼道;2、第二格雷碼道;3、第三格雷碼道;4、第四格雷碼道;5、第五格雷碼道;6、計數(shù)格雷碼;7、防跳碼;8、PCB板。
【具體實施方式】
[0016]本發(fā)明提供一種計數(shù)用格雷碼盤,為使本發(fā)明的目的、技術(shù)方案及效果更加清楚、明確,以下參照附圖并舉實例對本發(fā)明進(jìn)一步詳細(xì)說明。應(yīng)當(dāng)理解,此處所描述的具體實施例僅僅用以解釋本發(fā)明,并不用于限定本發(fā)明。
[0017]請參閱圖1所示,本發(fā)明提供的計數(shù)用格雷碼盤,包括PCB板8,所述PCB板8上設(shè)有5圈格雷碼道。最外圈設(shè)置的為第一格雷碼道1,依次的、第一格雷碼道I的內(nèi)側(cè)設(shè)置第二格雷碼道2和第三格雷碼道3。所述第一格雷碼道1、第二格雷碼道2和第三格雷碼道3用于計數(shù),并分別與觸發(fā)器連接,然后觸發(fā)器進(jìn)行編碼后輸出至單片機進(jìn)行運算處理?,F(xiàn)有技術(shù)中的格雷碼盤僅設(shè)置有用于計數(shù)的第一、第二和第三格雷碼道,且格雷碼道中的兩個相鄰格雷碼之間為空,即不設(shè)置金屬格雷碼,通常為PCB板8空白區(qū)。在使用時,觸發(fā)器的電位刷從相鄰兩個格雷碼中的其中一個格雷碼上經(jīng)過后,需經(jīng)過一 PCB板空白區(qū)然后再刷取另一個格雷碼,但在電位刷從PCB板8空白區(qū)轉(zhuǎn)動到另一個格雷碼(即第二個格雷碼)上時,容易發(fā)生跳碼現(xiàn)象。跳碼現(xiàn)象的產(chǎn)生會造成計數(shù)誤差,電位刷少刷了一個或多個格雷碼將會對測量結(jié)構(gòu)造成不可彌補的誤差。
[0018]為克服上述技術(shù)問題,如圖2所示,本發(fā)明提供的計數(shù)用格雷碼盤中,所述PCB板8上設(shè)有分別與觸發(fā)器的電位刷連接的第一格雷碼道1、第二格雷碼道2、第三格雷碼道3、第四格雷碼道4和第五格雷碼道5。其中第一格雷碼道1、第二格雷碼道2、第三格雷碼道3和第四格雷碼道4上分別設(shè)有用于計數(shù)的若干個計數(shù)格雷碼6,兩個相鄰所述計數(shù)格雷碼6之間還設(shè)有用于放置所述電位刷跳刷的防跳碼7。所述計數(shù)格雷碼6和所述防跳碼7互補的形成一個完整的格雷碼道,且所述計數(shù)格雷碼6和所述防跳碼7等高設(shè)置;所述計數(shù)格雷碼6和所述防跳碼7之間通過蝕刻技術(shù)相互隔離。當(dāng)有電位刷經(jīng)過所述第一、第二和第三格雷碼道時,由于計數(shù)格雷碼6和防跳碼7互補,且等高,在電位刷經(jīng)過時不會發(fā)生跳碼現(xiàn)象或漏刷現(xiàn)象,解決了現(xiàn)有技術(shù)中格雷碼計數(shù)不準(zhǔn)的問題。
[0019]具體的,所述第一格雷碼道1、第二格雷碼道2、第三格雷碼道3、第四格雷碼道4和第五格雷碼道5的工作電位為3.3V。使用本發(fā)明中的計數(shù)用格雷碼,當(dāng)所述觸發(fā)器為JK觸發(fā)器時,JK觸發(fā)器的電位刷設(shè)置在所述計數(shù)用格雷碼中心圍繞所述計數(shù)用格雷碼轉(zhuǎn)動,所述電位刷對應(yīng)不同的格雷碼道設(shè)有不同的電位刷。當(dāng)電位刷經(jīng)過相鄰的三個格雷碼時,即經(jīng)過第一格雷碼道1、第二格雷碼道2和第三格雷碼道3中的相鄰的三個計數(shù)格雷碼6或防跳碼7時。
[0020]例如電位刷移動到第一格雷碼、第二格雷碼、第三格雷碼和第四格雷碼道4的防跳碼7上,此時的防跳碼7上的電位可記為零,則JK觸發(fā)器記錄格雷碼值并傳輸至單片機中存為0000的二進(jìn)制編碼,電位刷繼續(xù)移動當(dāng)電位刷檢測到一電位時,即電位刷移動并觸發(fā)到了計數(shù)格雷碼6,例如該計數(shù)格雷碼6為第三格雷碼道3上的計數(shù)格雷碼6,則JK觸發(fā)器記錄格雷碼值并傳輸至單片機中存為0001的二進(jìn)制編碼,然后電位刷繼續(xù)移動、以此類推得出不同的格雷碼值,此為現(xiàn)有技術(shù)再次不再贅述。所不同的是,第一、第二和第三格雷碼道中的計數(shù)格雷碼6均帶有電位可觸發(fā)電位刷,而設(shè)計防跳碼7連接的電位為零電位的格雷碼,當(dāng)電位刷觸及所述防跳碼7時記錄為空。由于防跳碼與計數(shù)格雷碼等高,當(dāng)電位刷轉(zhuǎn)動時不會跳動,通過防跳碼7可防止電位刷因轉(zhuǎn)速過快而產(chǎn)生的跳碼或漏刷現(xiàn)象,使格雷碼盤計數(shù)更為準(zhǔn)確。
[0021]作為本發(fā)明的另一具體實施例,在設(shè)置計數(shù)格雷碼6和防跳碼7的電位時,也可將所述計數(shù)格雷碼6連接的電位大于所述防跳碼7連接的電位或所述計數(shù)格雷碼6連接的電位小于所述防跳碼7連接的電位。若計數(shù)格雷碼6的電位大于防跳碼7的電位時,電位刷觸發(fā)防跳碼7的低電位時則記錄為空或零;當(dāng)計數(shù)格雷碼6的電位小于防跳碼7的電位時,電位刷觸發(fā)防跳碼7的高電位時則記錄為空或零。
[0022]進(jìn)一步地,當(dāng)電位刷轉(zhuǎn)動一圈以后將會累計式的開始第二圈的轉(zhuǎn)動并計數(shù),本發(fā)明在位于所述第四格雷碼道4內(nèi)側(cè)的,獨立于第一至第四格雷碼道之外的、獨立設(shè)置的一圈格雷碼道的第五格雷碼道5,用于作為零位信號輸出標(biāo)簽。即第五格雷碼道5具有零位參考的作用,電位刷每轉(zhuǎn)完一圈則會觸發(fā)輸出一次脈沖信號,將第五格雷碼道5的格雷碼作為機械零位記錄,以實現(xiàn)多圈的無限累加和測量。
[0023]更進(jìn)一步地,上述的計數(shù)用格雷碼盤中,所述第一格雷碼道1、第二格雷碼道2、第三格雷碼道3、第四格雷碼道4和第五格雷碼道5均為銅箔格雷碼道,能夠有效傳遞電位,達(dá)到測量準(zhǔn)確的效果。
[0024]綜上所述,本發(fā)明所提供的計數(shù)用格雷碼盤,由于采用在第一格雷碼道1、第二格雷碼道2和第三格雷碼道3上分別設(shè)有用于計數(shù)的若干個計數(shù)格雷碼6,兩個相鄰所述計數(shù)格雷碼6之間還設(shè)有用于放置所述電位刷跳刷的防跳碼7 ;由于防跳碼與計數(shù)格雷碼等高,當(dāng)電位刷轉(zhuǎn)動時不會跳動,從而防止電位刷漏刷格雷碼使格雷碼計數(shù)更準(zhǔn)確。
[0025]應(yīng)當(dāng)理解的是,本發(fā)明的應(yīng)用不限于上述的舉例,對本領(lǐng)域普通技術(shù)人員來說,可以根據(jù)上述說明加以改進(jìn)或變換,例如,所有這些改進(jìn)和變換都應(yīng)屬于本發(fā)明所附權(quán)利要求的保護(hù)范圍。
【主權(quán)項】
1.一種計數(shù)用格雷碼盤,其特征在于,包括PCB板,所述PCB板上設(shè)有分別與觸發(fā)器的電位刷連接的第一格雷碼道、第二格雷碼道、第三格雷碼道、第四格雷碼道和第五格雷碼道; 其中第一格雷碼道、第二格雷碼道、第三格雷碼道和第四格雷碼道上分別設(shè)有用于計數(shù)的若干個計數(shù)格雷碼,兩個相鄰所述計數(shù)格雷碼之間還設(shè)有用于放置所述電位刷跳刷的防跳碼; 位于所述第四格雷碼道內(nèi)側(cè)的,用于作為零位信號輸出標(biāo)簽的第五格雷碼道。
2.根據(jù)權(quán)利要求1所述的計數(shù)用格雷碼盤,其特征在于,所述第一格雷碼道、第二格雷碼道、第三格雷碼道、第四格雷碼道和第五格雷碼道均為銅箔格雷碼道。
3.根據(jù)權(quán)利要求1所述的計數(shù)用格雷碼盤,其特征在于,所述第一格雷碼道、第二格雷碼道、第三格雷碼道、第四格雷碼道和第五格雷碼道的工作電位為3.3V。
4.根據(jù)權(quán)利要求1所述的計數(shù)用格雷碼盤,其特征在于,所述觸發(fā)器為JK觸發(fā)器。
5.根據(jù)權(quán)利要求1所述的計數(shù)用格雷碼盤,其特征在于,所述計數(shù)格雷碼連接的電位大于所述防跳碼連接的電位或所述計數(shù)格雷碼連接的電位小于所述防跳碼連接的電位。
6.根據(jù)權(quán)利要求1所述的計數(shù)用格雷碼盤,其特征在于,所述防跳碼連接的電位為零。
【專利摘要】本發(fā)明公開了一種計數(shù)用格雷碼盤,包括PCB板,所述PCB板上設(shè)有分別與觸發(fā)器的電位刷連接的第一格雷碼道、第二格雷碼道、第三格雷碼道、第四格雷碼道和第五格雷碼道;其中第一格雷碼道、第二格雷碼道、第三格雷碼道和第四格雷碼道上分別設(shè)有用于計數(shù)的若干個計數(shù)格雷碼,兩個相鄰所述計數(shù)格雷碼之間還設(shè)有用于放置所述電位刷跳刷的防跳碼;位于所述第四格雷碼道內(nèi)側(cè)的,用于作為零位信號輸出標(biāo)簽的第五格雷碼道。采用本發(fā)明能夠防止電位刷漏刷格雷碼使格雷碼計數(shù)更準(zhǔn)確。
【IPC分類】H03M7-16
【公開號】CN104767530
【申請?zhí)枴緾N201510110501
【發(fā)明人】李向吉, 謝廣寶, 李鵬, 夏偉
【申請人】東莞捷榮技術(shù)股份有限公司
【公開日】2015年7月8日
【申請日】2015年3月13日