午夜毛片免费看,老师老少妇黄色网站,久久本道综合久久伊人,伊人黄片子

掃描驅(qū)動電路和使用該掃描驅(qū)動電路的有機(jī)發(fā)光顯示器的制作方法

文檔序號:8137762閱讀:377來源:國知局
專利名稱:掃描驅(qū)動電路和使用該掃描驅(qū)動電路的有機(jī)發(fā)光顯示器的制作方法
技術(shù)領(lǐng)域
本發(fā)明涉及一種有機(jī)發(fā)光顯示器,更具體地講,涉及一種可減少數(shù)據(jù)驅(qū)動器中的輸出線的數(shù)量的發(fā)光顯示器及其驅(qū)動方法和電路。
背景技術(shù)
通常,有機(jī)發(fā)光顯示器電激發(fā)有機(jī)化合物,從而該有機(jī)發(fā)光顯示器發(fā)光。電路使用電壓或電流來驅(qū)動有機(jī)發(fā)光胞陣列以顯示圖像。這樣的有機(jī)發(fā)光胞通常包括由銦錫氧化物(ITO)形成的陽極、有機(jī)薄膜和由金屬形成的陰極層。
有機(jī)薄膜具有包括發(fā)光層(EML)、電子傳輸層(ETL)和空穴傳輸層(HTL)的多層結(jié)構(gòu),從而保持電子和空穴之間的平衡并提高發(fā)光效率。有機(jī)薄膜還可包括電子注入層(EIL)和空穴注入層(HIL)。
用于驅(qū)動有機(jī)發(fā)光胞的方法包括無源矩陣法和使用薄膜晶體管(TFT)或金屬氧化物半導(dǎo)體場效應(yīng)晶體管(MOSFET)的有源矩陣法。無源矩陣具有彼此交叉的陰極線和陽極線,并選擇性地驅(qū)動陰極線和陽極線。有源矩陣連接TFT和具有每個ITO像素電極的電容器以根據(jù)該電容器存儲電壓。根據(jù)為在電容器存儲電壓而提供的信號,有源矩陣法分為電壓編制法或電流編制法。
有源矩陣類型的有機(jī)發(fā)光顯示器包括顯示面板、數(shù)據(jù)驅(qū)動電路、掃描驅(qū)動電路和時序控制器。掃描驅(qū)動電路從時序控制器接收掃描驅(qū)動控制信號,產(chǎn)生掃描信號,并依次將該掃描信號提供給顯示面板的掃描線。
也就是說,掃描驅(qū)動電路的作用是依次產(chǎn)生將被提供給顯示面板的掃描信號以驅(qū)動包括在顯示面板中的像素。
圖1是顯示傳統(tǒng)的掃描驅(qū)動電路的框圖。參考圖1,傳統(tǒng)的掃描驅(qū)動電路包括與起始脈沖SP輸入線連接的多個級聯(lián)結(jié)構(gòu)ST1至STn。所述多個級聯(lián)結(jié)構(gòu)ST1至STn響應(yīng)起始時鐘SP依次將時鐘脈沖移位以產(chǎn)生輸出信號SO1至SOn。在這種情況下,第二級聯(lián)結(jié)構(gòu)ST2至第n級聯(lián)結(jié)構(gòu)STn接收前一級聯(lián)結(jié)構(gòu)的輸出信號作為起始脈沖并將該輸出信號移位。
因此,所述級聯(lián)結(jié)構(gòu)以起始脈沖被依次移位的方式產(chǎn)生輸出信號SO1至SOn,并將這些輸出信號提供給矩陣像素陣列。
圖2是圖1所示的掃描驅(qū)動電路中的級聯(lián)結(jié)構(gòu)的電路圖。圖3是圖2所示的級聯(lián)結(jié)構(gòu)的輸入和輸出波形圖。參考圖2和圖3,每個級聯(lián)結(jié)構(gòu)使用主從觸發(fā)器。當(dāng)時鐘clk為低電平時,這種觸發(fā)器連續(xù)地接收輸入并保持前一輸出。
相反,當(dāng)時鐘clk為高邏輯電平時,即使輸入IN變化時,該觸發(fā)器也保持當(dāng)時鐘clk為低電平時接收的輸入IN并輸出接收的信號。
在前述電路中,包括在圖2所示的觸發(fā)器中的反相器的問題在于當(dāng)其輸入為低電平時靜態(tài)電流流過。此外,在該觸發(fā)器中,已接收高電平輸入的反相器的數(shù)量與已接收低電平輸入的反相器的數(shù)量相同。因此,靜態(tài)電流恒定流過該觸發(fā)器中的一半反相器,從而引起過高的功耗。
另外,圖2顯示了反相器電路的實(shí)施例。根據(jù)該實(shí)施例,根據(jù)第一PMOS晶體管M1和第二PMOS晶體管M2的阻抗值之比確定反相器的高電平輸出。根據(jù)第一PMOS晶體管M1的閾值電壓確定反相器的低電平輸出。
由于制造差異,導(dǎo)致晶體管之間的阻抗和閾值參數(shù)明顯不同。由于有機(jī)發(fā)光顯示器的晶體管通常使用具有高制造可變性的晶體管,所以這是一個重要的問題。結(jié)果,圖2的電路的性能不確定。例如,閾值變化會引起每個反相器的低電平輸出變化。結(jié)果,當(dāng)從具有不確定值的第一反相器輸出的低電平被作為輸入提供給第二反相器時,由于不確定的低值導(dǎo)致第二反相器的第一PMOS晶體管中的上拉阻抗不確定,所以第二反相器可具有降低的高輸出電平。
此外,在所述反相器中,當(dāng)輸出高電平時,恒定電流流過第一PMOS晶體管M1和第二PMOS晶體管M2。這導(dǎo)致了恒定功耗。此外,在第二PMOS晶體管M2中流動的恒定電流使得反相器輸出信號的上升時間變慢。

發(fā)明內(nèi)容
因此,本發(fā)明的一方面在于提供一種可通過從有源矩陣類型電流編制有機(jī)發(fā)光顯示器中的掃描驅(qū)動電路去除靜態(tài)電流的電流流動路徑來減少功耗的掃描驅(qū)動電路和使用該掃描驅(qū)動電路的有機(jī)發(fā)光顯示器,其中,掃描驅(qū)動電路包括用于提供選擇信號的第一掃描驅(qū)動器和用于提供發(fā)射信號的第二掃描驅(qū)動器。


從下面結(jié)合附圖對實(shí)施例的描述中,這些和/或其它方面和優(yōu)點(diǎn)將變得清楚和更容易理解,其中圖1是顯示傳統(tǒng)的掃描驅(qū)動電路的框圖;圖2是圖1所示的掃描驅(qū)動電路中的級聯(lián)結(jié)構(gòu)的電路圖;圖3是圖2所示的級聯(lián)結(jié)構(gòu)的輸入/輸出波形圖;圖4是顯示根據(jù)一個實(shí)施例的有機(jī)發(fā)光顯示器的框圖;圖5是顯示圖4所示的有機(jī)發(fā)光顯示器的每個像素區(qū)域處布置的像素電路的示例的電路圖;圖6是提供給圖5所示的像素電路的選擇信號和發(fā)射信號的波形圖;圖7是顯示根據(jù)一個實(shí)施例的掃描驅(qū)動電路的構(gòu)造的框圖;圖8是圖7所示的掃描驅(qū)動電路中的級聯(lián)結(jié)構(gòu)的電路圖;和圖9是圖8所示的級聯(lián)結(jié)構(gòu)的輸入/輸出波形圖。
具體實(shí)施例方式
以下,將參考附圖描述本發(fā)明的特定實(shí)施例。這里,當(dāng)?shù)谝辉B接至第二元件時,第一元件可直接連接至第二元件或者可經(jīng)過第三元件間接地連接至第二元件。此外,為了清晰,省略了不相關(guān)的元件。此外,相同的標(biāo)號始終表示相同的元件。
圖4是顯示根據(jù)一個實(shí)施例的有機(jī)發(fā)光顯示器的框圖。
如圖4所示,根據(jù)本發(fā)明的一個實(shí)施例的有機(jī)發(fā)光顯示器包括有機(jī)發(fā)光顯示面板(以下稱作“顯示面板”)100、數(shù)據(jù)驅(qū)動電路200和掃描驅(qū)動電路300。掃描驅(qū)動電路300包括第一掃描驅(qū)動器310和第二掃描驅(qū)動器320。第一掃描驅(qū)動器310提供選擇信號。第二掃描驅(qū)動器320提供發(fā)射信號。
顯示面板100包括多條數(shù)據(jù)線D1至Dn、多條信號線S1至Sm和E1至Em以及多個像素電路110。所述多條數(shù)據(jù)線D1至Dn按行方向布置。所述多條信號線S1至Sm和E1至Em按列方向布置。所述多個像素電路110按矩陣模式布置。
這里,信號線S1至Sm和E1至Em包括用于傳送選擇信號以選擇像素的多條選擇信號線S1至Sm和用于傳送發(fā)射信號以控制有機(jī)發(fā)光二極管的發(fā)射時間段的多條發(fā)射信號線E1至Em。
此外,像素電路110形成在由數(shù)據(jù)線D1至Dn、選擇信號線S1至Sm和發(fā)射信號線E1至Em限定的像素區(qū)域中。
數(shù)據(jù)驅(qū)動電路200將數(shù)據(jù)電流IDATA施加到數(shù)據(jù)線D1至Dn。掃描驅(qū)動電路300的第一掃描驅(qū)動器310依次將用于選擇像素電路110的選擇信號施加到選擇信號線S1至Sm。此外,第二掃描驅(qū)動器320將用于控制像素電路110的發(fā)光的發(fā)射信號施加到發(fā)射信號線E1至Em。
圖5是顯示圖4所示的像素電路的示例的電路圖。然而,為了幫助理解像素電路,圖5只顯示了連接至第j數(shù)據(jù)線Dj及第i信號線Si和Ei的像素電路。
如圖5所示,根據(jù)一個實(shí)施例的像素電路包括有機(jī)發(fā)光二極管OLED、晶體管m1至m4和電容器Cst。這里,雖然PMOS晶體管用于晶體管m1至m4的每個,但是也可用NMOS和CMOS來實(shí)現(xiàn)。
第一晶體管m1連接在電源VDD和有機(jī)發(fā)光二極管OLED之間,并控制通過有機(jī)發(fā)光二極管OLED的電流。詳細(xì)地講,第一晶體管m1的源極與電源VDD連接,其漏極通過第三晶體管m3與有機(jī)發(fā)光二極管OLED的陰極連接。
此外,響應(yīng)來自選擇信號線Si的選擇信號,第二晶體管m2將來自數(shù)據(jù)線Dj的電壓傳遞到第一晶體管m1的柵極。第四晶體管m4響應(yīng)該選擇信號將第一晶體管m1連接成二極管。
而且,電容器Cst連接在第一晶體管m1的柵極和源極之間,并被以與向數(shù)據(jù)線Dj提供數(shù)據(jù)電流IDATA的第一晶體管m1的柵極電壓相應(yīng)的電壓充電。第三晶體管m3響應(yīng)來自發(fā)射信號線Ei的發(fā)射信號將流過第一晶體管m1的電流傳遞到有機(jī)發(fā)光二極管OLED。
圖6是提供給圖5所示的像素電路的選擇信號和發(fā)射信號的波形圖。
如圖6所示,用于導(dǎo)通第二晶體管m2和第四晶體管m4的選擇信號被依次施加到選擇信號線Si、Si+1和Si+2。當(dāng)?shù)诙w管m2和第四晶體管m4導(dǎo)通時,電容器Cst在第一晶體管m1被第二晶體管m2和m4連接成作為二極管的同時響應(yīng)第一晶體管m1向數(shù)據(jù)線D1至Dn提供數(shù)據(jù)電流IDATA而被以與第一晶體管m1的柵極電壓相應(yīng)的電壓充電。因此,在提供數(shù)據(jù)電流IDATA的同時,電容器Cst存儲與第一晶體管m1的柵極電壓相應(yīng)的電壓。
在存儲電荷之后,去除選擇信號Si并施加發(fā)射信號Ei。相應(yīng)地,第二晶體管m2和第四晶體管m4截止,第三晶體管m3導(dǎo)通。由于電容器Cst保持第一晶體管m1的柵極電壓,所以數(shù)據(jù)電流IDATA通過第一晶體管m1和第三晶體管m3流至OLED。
在一些實(shí)施例中,可以以改變電平的方式在一幀時間的其余時間期間將發(fā)射信號施加到發(fā)射信號線Ei、Ei+1和Ei+2。例如,如圖6所示,低電平和高電平可被依次施加到信號線Ei、Ei+1和Ei+2。
在該實(shí)施例中,當(dāng)施加到發(fā)射信號線Ei、Ei+1和Ei+2的發(fā)射信號具有低電平時,第三晶體管m3導(dǎo)通,因而來自第一晶體管m1的電流被提供給有機(jī)發(fā)光二極管OLED,其結(jié)果是有機(jī)發(fā)光二極管OLED響應(yīng)該電流發(fā)光。與之相反,當(dāng)發(fā)射信號為高電平時,第三晶體管m3截止,因而從第一晶體管m1施加的電流不被提供給有機(jī)發(fā)光二極管OLED,其結(jié)果是有機(jī)發(fā)光二極管OLED不發(fā)光。
因此,在記錄時間段Pw期間,發(fā)射信號線Ei為高從而第三晶體管m3截止,選擇信號Si為低從而第一晶體管m1連接成二極管,并且電容器Cst被以與來自數(shù)據(jù)線D1至Dn的數(shù)據(jù)電流IDATA相應(yīng)的電壓充電。
接下來,在開啟時間段Pon期間,發(fā)射信號線Ei為低從而來自第一晶體管m1的電流被施加到OLED,OLED響應(yīng)施加的電流發(fā)光。接下來,在關(guān)閉時間段Poff期間,發(fā)射信號線Ei為高從而OLED基本上不接收電流,于是變暗。如圖6所示,開啟時間段Pon和關(guān)閉時間段Poff可依次交替。在一些實(shí)施例中,開啟時間段Pon和關(guān)閉時間段Poff的持續(xù)時間可不相等。在一些實(shí)施例中,在整個幀時間段中可持續(xù)交替開啟時間段Pon和關(guān)閉時間段Poff。在這樣的實(shí)施例中,可通過控制發(fā)射信號Ei的占空比來調(diào)節(jié)OLED的發(fā)光時間的部分。例如,發(fā)射信號Ei的占空比大約為50%,對應(yīng)于OLED在大約50%的幀時間段發(fā)光。
從圖4可看出,分別通過第一掃描驅(qū)動器310和第二掃描驅(qū)動器320將選擇信號和發(fā)射信號提供給面板。將解釋根據(jù)一些實(shí)施例的掃描驅(qū)動電路的構(gòu)造和操作。在這些實(shí)施例中,選擇信號和發(fā)射信號具有圖6所示的波形,然而也可使用其它波形和對應(yīng)的實(shí)施例。
圖7是顯示掃描驅(qū)動電路的實(shí)施例的框圖。如前所注意到的,掃描驅(qū)動電路300包括第一掃描驅(qū)動器310和第二掃描驅(qū)動器320。第一掃描驅(qū)動器310輸出用于驅(qū)動m×n像素陣列的選擇信號。第二掃描驅(qū)動器320輸出發(fā)射信號。第一掃描驅(qū)動器310包括與第一輸入信號IN1線連接的第一n個級聯(lián)結(jié)構(gòu)。第二掃描驅(qū)動器320包括與第二輸入信號IN2線連接的第二n個級聯(lián)結(jié)構(gòu)。
第一n個級聯(lián)結(jié)構(gòu)的第一輸出線與像素陣列中的第一n行線S1至Sn連接,并將選擇信號提供給像素行。第二n個級聯(lián)結(jié)構(gòu)的第二輸出線與像素陣列中的第二n行線E1至En連接,并將發(fā)射信號提供給像素行。
這里,第一輸入信號IN1被提供給第一掃描驅(qū)動器310中的第一級聯(lián)結(jié)構(gòu),第二輸入信號IN2被提供給第二掃描驅(qū)動器320中的第一級聯(lián)結(jié)構(gòu)。第一級聯(lián)結(jié)構(gòu)至第(n-1)級聯(lián)結(jié)構(gòu)的輸出信號被提供給各下一級聯(lián)結(jié)構(gòu)作為輸入信號。
此外,第一掃描驅(qū)動器310的每個級聯(lián)結(jié)構(gòu)包括第一時鐘端CLKa和第二時鐘端CLKb。相位相反的第一時鐘信號CLK1和第二時鐘信號CLK2被提供給第一時鐘端CLKa和第二時鐘端CLKb。第一時鐘信號CLK1被提供給第一掃描驅(qū)動器310中的奇數(shù)級聯(lián)結(jié)構(gòu)的第一時鐘端CLKa,第二時鐘信號CLK2被提供給奇數(shù)級聯(lián)結(jié)構(gòu)的第二時鐘端CLKb。與之相反,第二時鐘信號CLK2被提供給偶數(shù)級聯(lián)結(jié)構(gòu)的第一時鐘端CLKa,第一時鐘信號CLK1被提供給偶數(shù)級聯(lián)結(jié)構(gòu)的第二時鐘端CLKb。
每個級聯(lián)結(jié)構(gòu)接收第一輸入信號IN1或前一級聯(lián)結(jié)構(gòu)的輸出電壓gi以及第一時鐘信號CLK1和第二時鐘信號CLK2。相應(yīng)地,每個級聯(lián)結(jié)構(gòu)通過輸出線依次輸出低電平信號。
類似地,第二掃描驅(qū)動器320的每個級聯(lián)結(jié)構(gòu)包括第一時鐘端CLKa和第二時鐘端CLKb。相位相反的第一時鐘信號CLK1和第二時鐘信號CLK2被提供給第一時鐘端CLKa和第二時鐘端CLKb。第二時鐘信號CLK2被提供給第二掃描驅(qū)動器320中的奇數(shù)級聯(lián)結(jié)構(gòu)的第一時鐘端CLKa,第一時鐘信號CLK1被提供給奇數(shù)級聯(lián)結(jié)構(gòu)的第二時鐘端CLKb。與之相反,第一時鐘信號CLK1被提供給偶數(shù)級聯(lián)結(jié)構(gòu)的第一時鐘端CLKa,第二時鐘信號CLK2被提供給偶數(shù)級聯(lián)結(jié)構(gòu)的第二時鐘端CLKb。
每個級聯(lián)結(jié)構(gòu)接收第一輸入信號IN2或前一級聯(lián)結(jié)構(gòu)的輸出電壓gi以及第一時鐘信號CLK1和第二時鐘信號CLK2。相應(yīng)地,每個級聯(lián)結(jié)構(gòu)以發(fā)射信號在低電平和高電平之間交替的方式通過輸出線依次輸出發(fā)射信號。
圖8是圖7所示的掃描驅(qū)動電路中的級聯(lián)結(jié)構(gòu)的電路圖。圖8顯示了第一掃描驅(qū)動器的奇數(shù)級聯(lián)結(jié)構(gòu)312的詳細(xì)電路布置和第二掃描驅(qū)動器的奇數(shù)級聯(lián)結(jié)構(gòu)322的詳細(xì)電路布置。圖9是圖8所示的級聯(lián)結(jié)構(gòu)的輸入/輸出波形圖。
參考圖8和圖9,輸入時鐘信號CLK1和CLK2的一個周期分為第一時間段和第二時間段。第一掃描驅(qū)動器的奇數(shù)級聯(lián)結(jié)構(gòu)312和第二掃描驅(qū)動器的奇數(shù)級聯(lián)結(jié)構(gòu)322的每個在第一時間段期間執(zhí)行預(yù)充電操作。奇數(shù)級聯(lián)結(jié)構(gòu)312和322在第二時間段期間執(zhí)行賦值(evaluation)操作,賦值操作使低電平脈沖被移位半個時鐘信號周期并被輸出。奇數(shù)級聯(lián)結(jié)構(gòu)312和322的每個在預(yù)充電時間段輸出高電平信號,并輸出與在賦值時間段期間接收的輸入相應(yīng)的信號。
此外,通過將奇數(shù)級聯(lián)結(jié)構(gòu)的賦值時間段布置成與偶數(shù)級聯(lián)結(jié)構(gòu)的預(yù)充電時間段一致,低電平信號在所有的級聯(lián)結(jié)構(gòu)中依次傳送,其中,傳送發(fā)生在與該時鐘的半個周期相應(yīng)的時間。
以下,將通過參考圖8所示的奇數(shù)級聯(lián)結(jié)構(gòu)的電路布置來詳細(xì)解釋奇數(shù)級聯(lián)結(jié)構(gòu)312的操作。包括第一掃描驅(qū)動器的偶數(shù)級聯(lián)結(jié)構(gòu)的其它級聯(lián)結(jié)構(gòu)以及第二掃描驅(qū)動器的級聯(lián)結(jié)構(gòu)具有類似的結(jié)構(gòu)。
現(xiàn)在將描述作為包括在所述級聯(lián)結(jié)構(gòu)中的晶體管的示例的PMOS薄膜晶體管。然而,本發(fā)明的實(shí)施例不限于此。例如,可另外使用或替換使用NMOS晶體管。
參考圖8,奇數(shù)級聯(lián)結(jié)構(gòu)312包括第一PMOS晶體管M1、第二PMOS晶體管M2、第三PMOS晶體管M3、第四PMOS晶體管M4和第五PMOS晶體管M5。第一PMOS晶體管M1接收前一級聯(lián)結(jié)構(gòu)的輸出電壓gi或第一輸入信號IN1。第一PMOS晶體管M1的柵極端與第一時鐘端CLK1連接。第二PMOS晶體管M2與第二時鐘端CLK2和輸出線OUT連接,第二PMOS晶體管M2的柵極端與第一PMOS晶體管M1的輸出端連接。第三PMOS晶體管M3連接在第二電源VSS和第一節(jié)點(diǎn)N1之間,具有與第一時鐘端CLK1連接的柵極端。第四PMOS晶體管M4連接在第一時鐘端和第一節(jié)點(diǎn)N1之間,具有與第一PMOS晶體管M1的輸出端連接的柵極端。第五PMOS晶體管M5連接在第一電源VDD和輸出線OUT之間,具有與第一節(jié)點(diǎn)N1連接的柵極端。奇數(shù)級聯(lián)結(jié)構(gòu)312還包括第一電容器C1,第一電容器C1連接在第一PMOS晶體管M1的輸出端和輸出線OUT之間。
如所示,第一掃描驅(qū)動器的奇數(shù)級聯(lián)結(jié)構(gòu)312具有提供給第一時鐘端的第一時鐘信號CLK1和提供給第二時鐘端的第二時鐘信號CLK2。第二掃描驅(qū)動器的奇數(shù)級聯(lián)結(jié)構(gòu)322具有提供給第一時鐘端的第二時鐘信號CLK2和提供給第二時鐘端的第一時鐘信號CLK1。
與之相反,當(dāng)所述級聯(lián)結(jié)構(gòu)為第一掃描驅(qū)動器的偶數(shù)級聯(lián)結(jié)構(gòu)時,第一時鐘信號CLK1被提供給第二時鐘端,第二時鐘信號CLK2被提供給第一時鐘端。此外,當(dāng)所述級聯(lián)結(jié)構(gòu)為第二掃描驅(qū)動器的偶數(shù)級聯(lián)結(jié)構(gòu)時,第一時鐘信號CLK1被提供給第一時鐘端,第二時鐘信號CLK2被提供給第二時鐘端。
此外,負(fù)的電源電壓可被提供給第二電源VSS。如圖8所示,可將第二電源VSS接地。
每個級聯(lián)結(jié)構(gòu)包括傳送單元、反相單元和緩沖單元。在圖8的實(shí)施例中,傳送單元包括第一PMOS晶體管M1、第二PMOS晶體管M2和第一電容器C1。反相單元包括第一PMOS晶體管M1、第三PMOS晶體管M3和第四PMOS晶體管M4。
假設(shè)所述級聯(lián)結(jié)構(gòu)為第一掃描驅(qū)動器的奇數(shù)級聯(lián)結(jié)構(gòu)312,則當(dāng)?shù)谝粫r鐘信號CLK1具有低電平且第二時鐘信號CLK2具有高電平時的時間段為預(yù)充電時間段。當(dāng)?shù)谝粫r鐘信號CLK1具有高電平且第二時鐘信號CLK2具有低電平時的時間段為賦值時間段。第一掃描驅(qū)動器的奇數(shù)級聯(lián)結(jié)構(gòu)312在預(yù)充電時間段期間輸出高電平信號,在賦值時間段期間輸出與在預(yù)充電時間段期間接收的輸入相應(yīng)的信號。
與之相反,假設(shè)所述級聯(lián)結(jié)構(gòu)為第二掃描驅(qū)動器的奇數(shù)級聯(lián)結(jié)構(gòu)322,則當(dāng)?shù)谝粫r鐘信號CLK1具有高電平且第二時鐘信號CLK2具有低電平時的時間段變成預(yù)充電時間段。當(dāng)?shù)谝粫r鐘信號CLK1具有低電平且第二時鐘信號CLK2具有高電平時的時間段變成賦值時間段。第二掃描驅(qū)動器的奇數(shù)級聯(lián)結(jié)構(gòu)322在預(yù)充電時間段期間輸出高電平信號,在賦值時間段期間輸出與在預(yù)充電時間段期間接收的輸入相應(yīng)的信號。
將參考圖8和圖9解釋第一掃描驅(qū)動器的奇數(shù)級聯(lián)結(jié)構(gòu)312的操作。首先,在預(yù)充電時間段期間,低電平的第一時鐘信號CLK1和高電平的第二時鐘信號CLK2被輸入。因此,第一晶體管M1和第三晶體管M3導(dǎo)通,由此輸入信號IN1被傳遞到第二晶體管M2和第四晶體管M4的柵極端。
因此,由于前一級聯(lián)結(jié)構(gòu)的輸出電壓或輸入信號IN1作為輸入信號被存儲在第一電容器C1中,并且第一節(jié)點(diǎn)N1被充有第一時鐘信號CLK1或來自第二電源VSS的低電平信號,所以第五晶體管M5導(dǎo)通,其結(jié)果是高電平的第一電源VDD被輸出到輸出端OUT。即,在預(yù)充電時間段期間,所述級聯(lián)結(jié)構(gòu)的緩沖單元的輸出為高電平。
此外,在賦值時間段期間,高電平的第一時鐘信號CLK1和低電平的第二時鐘信號CLK2被輸入。因此,第一晶體管M1截止,因而阻止了輸入信號IN1,相應(yīng)地,第三晶體管M3截止。
在賦值時間段期間,電容器C1保持在預(yù)充電時間段期間充電的輸入信號的電平。當(dāng)在預(yù)充電時間段期間接收的輸入電壓為高電平時,第四晶體管M4在賦值時間段期間保持截止,緩沖單元繼續(xù)輸出高電平信號。
與之相反,當(dāng)在預(yù)充電時間段期間接收的輸入電壓為低電平時,第四晶體管M4在賦值時間段期間為導(dǎo)通,節(jié)點(diǎn)N1連接至第一時鐘信號CLK1。此外,第二晶體管M2導(dǎo)通,緩沖單元的輸出OUT連接到第二時鐘信號CLK2。
總之,在賦值時間段期間,當(dāng)在預(yù)充電時間段期間接收的信號,即,前一級聯(lián)結(jié)構(gòu)的輸出電壓或輸入信號IN1為低電平時,所述級聯(lián)結(jié)構(gòu)輸出低電平信號。類似地,當(dāng)在預(yù)充電時間段期間接收的信號為高電平時,所述級聯(lián)結(jié)構(gòu)在賦值時間段期間輸出高電平信號。
因此,第一掃描驅(qū)動器的每個級聯(lián)結(jié)構(gòu)接收第一輸入信號IN1或前一級聯(lián)結(jié)構(gòu)的輸出電壓gi以及第一時鐘信號CLK1和第二時鐘信號CLK2。根據(jù)這些輸入信號,每個級聯(lián)結(jié)構(gòu)在第一時間段期間執(zhí)行預(yù)充電操作,在第二時間段期間執(zhí)行賦值操作。由于所述級聯(lián)結(jié)構(gòu)串聯(lián),所以低電平脈沖被各后一級聯(lián)結(jié)構(gòu)移位輸入時鐘CLK1和CLK2的半個周期并被輸出。因此,通過每個級聯(lián)結(jié)構(gòu)的輸出線依次輸出低電平信號。因此將所述級聯(lián)結(jié)構(gòu)的輸出線構(gòu)造為用作所述陣列的像素行的選擇信號。
根據(jù)圖9中的時序信號進(jìn)行描述的圖8所示的第二掃描驅(qū)動器的奇數(shù)級聯(lián)結(jié)構(gòu)322的電路布置與上述第一掃描驅(qū)動器的奇數(shù)級聯(lián)結(jié)構(gòu)312的電路布置相同,因而省略其詳細(xì)描述。
在第二掃描驅(qū)動器的奇數(shù)級聯(lián)結(jié)構(gòu)322中,第二時鐘信號CLK2被提供給第一時鐘端,第一時鐘信號CLK1被提供給第二時鐘端。即,信號/輸入對應(yīng)關(guān)系與第一掃描驅(qū)動器的奇數(shù)級聯(lián)結(jié)構(gòu)的信號/輸入對應(yīng)關(guān)系相反。
因此,第一掃描驅(qū)動器和第二掃描驅(qū)動器的預(yù)充電時間段和賦值時間段重疊。即,輸入到第一掃描驅(qū)動器的偶數(shù)級聯(lián)結(jié)構(gòu)的第一時鐘端和第二時鐘端的時鐘信號與輸入到第二掃描驅(qū)動器的奇數(shù)級聯(lián)結(jié)構(gòu)的第一時鐘端和第二時鐘端的時鐘信號相同。類似地,輸入到第一掃描驅(qū)動器的奇數(shù)級聯(lián)結(jié)構(gòu)的第一時鐘端和第二時鐘端的時鐘信號與輸入到第二掃描驅(qū)動器的偶數(shù)級聯(lián)結(jié)構(gòu)的第一時鐘端和第二時鐘端的時鐘信號相同。因此,當(dāng)?shù)谝粧呙栩?qū)動器的奇數(shù)級聯(lián)結(jié)構(gòu)輸出低電平信號時,第二掃描驅(qū)動器的奇數(shù)級聯(lián)結(jié)構(gòu)輸出高電平信號。
此外,如圖9所示,第二輸入信號IN2在與時鐘信號的不同于將第一輸入信號IN1提供給第一掃描驅(qū)動器的幾個時間段相應(yīng)的時間段期間被提供給第二掃描驅(qū)動器。
因此,響應(yīng)第二輸入信號IN2并根據(jù)上述操作,第二掃描驅(qū)動器的每個級聯(lián)結(jié)構(gòu)依次輸出低電平和高電平序列。將所述級聯(lián)結(jié)構(gòu)的輸出信號構(gòu)造為用作將被提供給顯示陣列的像素行的發(fā)射信號。
在一些實(shí)施例中,可在整個幀時間段內(nèi)施加第二輸入信號IN2。在這樣的實(shí)施例中,可通過控制第一時鐘信號CLK1和第二時鐘信號CLK2的占空比,相應(yīng)地,發(fā)射信號Ei的占空比來調(diào)節(jié)OLED的發(fā)光時間。例如,大約為50%的發(fā)射信號的占空比對應(yīng)于OLED在大約50%的幀時間段發(fā)光。
從以上描述中顯而易見的是,根據(jù)這些實(shí)施例的掃描驅(qū)動電路,提供選擇信號的第一掃描驅(qū)動器和提供發(fā)射信號的第二掃描驅(qū)動器使得在數(shù)據(jù)幀時間段期間至少施加發(fā)射信號一次以防止當(dāng)恒定電流被傳統(tǒng)的像素吸收時可發(fā)生的像素的劣化。
此外,由于所述級聯(lián)結(jié)構(gòu)電路基本上沒有靜態(tài)電流,所以所述級聯(lián)結(jié)構(gòu)電路具有最小的功耗。類似地,當(dāng)驅(qū)動諸如像素行的純?nèi)菪载?fù)載時,基本上沒有靜態(tài)輸出電流,相應(yīng)地,功耗被最小化。因此,對于大的容性負(fù)載,操作速度可被最優(yōu)化,而不會顯著地增加功耗。
雖然已顯示和描述了本發(fā)明的幾個實(shí)施例,但是本領(lǐng)域的技術(shù)人員應(yīng)該理解,在不脫離本發(fā)明的原理和精神的情況下,可對該實(shí)施例進(jìn)行改變。
權(quán)利要求
1.一種掃描驅(qū)動電路,包括;第一掃描驅(qū)動器,包括多個第一級聯(lián)結(jié)構(gòu)并被構(gòu)造為依次輸出選擇信號;和第二掃描驅(qū)動器,包括多個第二級聯(lián)結(jié)構(gòu)并被構(gòu)造為依次輸出發(fā)射信號,其中,第一級聯(lián)結(jié)構(gòu)和第二級聯(lián)結(jié)構(gòu)的每個包括第一晶體管,被構(gòu)造為接收前一級聯(lián)結(jié)構(gòu)的輸出電壓或第一輸入信號,其包括與第一時鐘端連接的柵極端和輸出端;第二晶體管,與第二時鐘端和輸出線連接,其包括與第一晶體管的輸出端連接的柵極端;第三晶體管,連接在第二電源和第一節(jié)點(diǎn)之間,其包括與第一時鐘端連接的柵極端;第四晶體管,與第一時鐘端和第一節(jié)點(diǎn)連接,其包括與第一晶體管的輸出端連接的柵極端;和第五晶體管,連接在第一電源和輸出線之間,其包括與第一節(jié)點(diǎn)連接的柵極端。
2.如權(quán)利要求1所述的掃描驅(qū)動電路,還包括第一電容器,連接在第一晶體管的輸出端和輸出線之間。
3.如權(quán)利要求1所述的掃描驅(qū)動電路,其中,第一級聯(lián)結(jié)構(gòu)和第二級聯(lián)結(jié)構(gòu)的每個被構(gòu)造為接收具有彼此基本相反的相位的第一時鐘端的信號和第二時鐘端的信號。
4.如權(quán)利要求1所述的掃描驅(qū)動電路,還包括被構(gòu)造為分別接收第一時鐘信號和第二時鐘信號的第一時鐘輸入線和第二時鐘輸入線,其中,第一時鐘輸入線與第一掃描驅(qū)動器的多個奇數(shù)級聯(lián)結(jié)構(gòu)的第一時鐘端連接,第二時鐘輸入線與第一掃描驅(qū)動器的所述多個奇數(shù)級聯(lián)結(jié)構(gòu)的第二時鐘端連接。
5.如權(quán)利要求4所述的掃描驅(qū)動電路,其中,第一掃描驅(qū)動器的所述多個奇數(shù)級聯(lián)結(jié)構(gòu)的每個被構(gòu)造為當(dāng)?shù)谝粫r鐘信號具有低電平時執(zhí)行預(yù)充電操作,當(dāng)?shù)谝粫r鐘信號具有高電平時執(zhí)行賦值操作。
6.如權(quán)利要求5所述的掃描驅(qū)動電路,其中,執(zhí)行預(yù)充電操作的步驟包括輸出高電平輸出和接收輸入信號,執(zhí)行賦值操作的步驟包括輸出與所述輸入信號相應(yīng)的電平,其中,所述多個第一級聯(lián)結(jié)構(gòu)總體被構(gòu)造為依次產(chǎn)生選擇信號序列,其中,基本上在第一時鐘信號和第二時鐘信號中的至少一個的每半個周期產(chǎn)生選擇信號一次。
7.如權(quán)利要求1所述的掃描驅(qū)動電路,還包括被構(gòu)造為分別接收第一時鐘信號和第二時鐘信號的第一時鐘輸入線和第二時鐘輸入線,其中,第二時鐘輸入線與第二掃描驅(qū)動器的多個奇數(shù)級聯(lián)結(jié)構(gòu)的第一時鐘端連接,第一時鐘輸入線與第二掃描驅(qū)動器的所述多個奇數(shù)級聯(lián)結(jié)構(gòu)的第二時鐘端連接。
8.如權(quán)利要求7所述的掃描驅(qū)動電路,其中,第二掃描驅(qū)動器的所述多個奇數(shù)級聯(lián)結(jié)構(gòu)的每個被構(gòu)造為當(dāng)?shù)诙r鐘信號具有低電平時執(zhí)行預(yù)充電操作,當(dāng)?shù)诙r鐘信號具有高電平時執(zhí)行賦值操作。
9.如權(quán)利要求8所述的掃描驅(qū)動電路,其中,執(zhí)行預(yù)充電操作的步驟包括輸出高電平輸出和接收輸入信號,執(zhí)行賦值操作的步驟包括輸出與所述輸入信號相應(yīng)的電平,其中,所述多個第二級聯(lián)結(jié)構(gòu)總體被構(gòu)造為依次產(chǎn)生發(fā)射信號序列,其中,基本上在第一時鐘信號和第二時鐘信號中的至少一個的每半個周期產(chǎn)生發(fā)射信號一次。
10.如權(quán)利要求1所述的掃描驅(qū)動電路,其中,輸入到第一掃描驅(qū)動器的奇數(shù)級聯(lián)結(jié)構(gòu)的第一時鐘端和第二時鐘端的每個的時鐘信號的每個與輸入到第二掃描驅(qū)動器的偶數(shù)級聯(lián)結(jié)構(gòu)的第一時鐘端和第二時鐘端的每個的時鐘信號的每個基本相同。
11.如權(quán)利要求1所述的掃描驅(qū)動電路,其中,輸入到第一掃描驅(qū)動器的偶數(shù)級聯(lián)結(jié)構(gòu)的第一時鐘端和第二時鐘端的每個的時鐘信號的每個與輸入到第二掃描驅(qū)動器的奇數(shù)級聯(lián)結(jié)構(gòu)的第一時鐘端和第二時鐘端的每個的時鐘信號的每個基本相同。
12.如權(quán)利要求1所述的掃描驅(qū)動電路,還包括被構(gòu)造為分別接收第一時鐘信號和第二時鐘信號的第一時鐘輸入線和第二時鐘輸入線,其中,第二掃描驅(qū)動器的所述多個級聯(lián)結(jié)構(gòu)被構(gòu)造為接收與第一時鐘信號和第二時鐘信號中的至少一個的整數(shù)個周期基本相等的持續(xù)時間的輸入信號。
13.如權(quán)利要求12所述的掃描驅(qū)動電路,其中,所述持續(xù)時間在不同的數(shù)據(jù)幀時間段基本恒定。
14.如權(quán)利要求12所述的掃描驅(qū)動電路,其中,第二掃描驅(qū)動器的每個級聯(lián)結(jié)構(gòu)被構(gòu)造為響應(yīng)所述輸入信號輸出高電平和低電平交替的序列。
15.一種掃描驅(qū)動電路,包括第一時鐘信號輸入線和第二時鐘信號輸入線,被構(gòu)造為分別接收第一時鐘信號和第二時鐘信號;第一掃描驅(qū)動器,被構(gòu)造為輸出選擇信號,其包括多個第一級聯(lián)結(jié)構(gòu);第二掃描驅(qū)動器,被構(gòu)造為輸出發(fā)射信號,其包括多個第二級聯(lián)結(jié)構(gòu);其中,第一級聯(lián)結(jié)構(gòu)和第二級聯(lián)結(jié)構(gòu)的每個包括輸入端以及第一時鐘端和第二時鐘端,并且與輸入端的輸入線或前一級聯(lián)結(jié)構(gòu)的輸出線連接以接收輸入端的輸入信號,與第一時鐘信號輸入線和第二時鐘信號輸入線連接以接收第一時鐘端的第一時鐘信號和第二時鐘端的第二時鐘信號,其中,每個級聯(lián)結(jié)構(gòu)被構(gòu)造為執(zhí)行輸出高電平信號和接收輸入信號的預(yù)充電操作,其中,在第一時鐘信號和第二時鐘信號中的至少一個的第一部分時間段期間執(zhí)行預(yù)充電操作,并且每個級聯(lián)結(jié)構(gòu)被構(gòu)造為輸出與所述輸入信號的電平相應(yīng)的電平,其中,所述多個第一級聯(lián)結(jié)構(gòu)總體被構(gòu)造為依次產(chǎn)生低電平脈沖序列,其中,基本上在第一時鐘信號和第二時鐘信號中的至少一個的每半個周期產(chǎn)生所述低電平脈沖一次。
16.如權(quán)利要求15所述的掃描驅(qū)動電路,其中,所述級聯(lián)結(jié)構(gòu)的每個包括第一晶體管,被構(gòu)造為接收前一級聯(lián)結(jié)構(gòu)的輸出電壓或第一輸入信號,其包括與第一時鐘端連接的柵極端和輸出端;第二晶體管,與第二時鐘端和輸出線連接,其包括與第一晶體管的輸出端連接的柵極端;第三晶體管,連接在第二電源和第一節(jié)點(diǎn)之間,其包括與第一時鐘端連接的柵極端;第四晶體管,與第一時鐘端和第一節(jié)點(diǎn)連接,其包括與第一晶體管的輸出端連接的柵極端;和第五晶體管,連接在第一電源和輸出線之間,其包括與第一節(jié)點(diǎn)連接的柵極端。
17.如權(quán)利要求16所述的掃描驅(qū)動電路,還包括連接在第一晶體管的輸出端和輸出線之間的第一電容器。
18.如權(quán)利要求15所述的掃描驅(qū)動電路,其中,第一級聯(lián)結(jié)構(gòu)和第二級聯(lián)結(jié)構(gòu)的每個被構(gòu)造為接收具有彼此基本相反的相位的第一時鐘信號和第二時鐘信號。
19.如權(quán)利要求15所述的掃描驅(qū)動電路,其中,第一時鐘信號輸入線與第一掃描驅(qū)動器的多個奇數(shù)級聯(lián)結(jié)構(gòu)的第一時鐘端連接,第二時鐘信號輸入線與第一掃描驅(qū)動器的所述多個奇數(shù)級聯(lián)結(jié)構(gòu)的第二時鐘端連接。
20.如權(quán)利要求19所述的掃描驅(qū)動電路,其中,第一掃描驅(qū)動器的所述多個奇數(shù)級聯(lián)結(jié)構(gòu)的每個被構(gòu)造為當(dāng)?shù)谝粫r鐘信號具有低電平時執(zhí)行預(yù)充電操作,當(dāng)?shù)谝粫r鐘信號具有高電平時執(zhí)行賦值操作。
21.如權(quán)利要求20所述的掃描驅(qū)動電路,其中,執(zhí)行預(yù)充電操作的步驟包括輸出高電平輸出,執(zhí)行賦值操作的步驟包括輸出與在執(zhí)行預(yù)充電操作時接收的輸入信號相應(yīng)的電平,其中,所述多個第一級聯(lián)結(jié)構(gòu)總體被構(gòu)造為依次產(chǎn)生選擇信號序列,其中,基本上在第一時鐘信號和第二時鐘信號中的至少一個的每半個周期產(chǎn)生選擇信號一次。
22.如權(quán)利要求15所述的掃描驅(qū)動電路,其中,第二時鐘信號輸入線與第二掃描驅(qū)動器的多個奇數(shù)級聯(lián)結(jié)構(gòu)的第一時鐘端連接,第一時鐘信號輸入線與第二掃描驅(qū)動器的所述多個奇數(shù)級聯(lián)結(jié)構(gòu)的第二時鐘端連接。
23.如權(quán)利要求22所述的掃描驅(qū)動電路,其中,第二掃描驅(qū)動器的所述多個奇數(shù)級聯(lián)結(jié)構(gòu)的每個被構(gòu)造為當(dāng)?shù)诙r鐘信號具有低電平時執(zhí)行預(yù)充電操作,當(dāng)?shù)诙r鐘信號具有高電平時執(zhí)行賦值操作。
24.如權(quán)利要求23所述的掃描驅(qū)動電路,其中,執(zhí)行預(yù)充電操作的步驟包括輸出高電平輸出,執(zhí)行賦值操作的步驟包括輸出與在執(zhí)行預(yù)充電操作時接收的輸入相應(yīng)的電平,其中,所述多個第二級聯(lián)結(jié)構(gòu)總體被構(gòu)造為依次產(chǎn)生發(fā)射信號序列,其中,基本上在第一時鐘信號和第二時鐘信號中的至少一個的每半個周期產(chǎn)生發(fā)射信號一次。
25.如權(quán)利要求15所述的掃描驅(qū)動電路,其中,輸入到第一掃描驅(qū)動器的奇數(shù)級聯(lián)結(jié)構(gòu)的第一時鐘端和第二時鐘端的每個的時鐘信號的每個與輸入到第二掃描驅(qū)動器的偶數(shù)級聯(lián)結(jié)構(gòu)的第一時鐘端和第二時鐘端的每個的時鐘信號的每個基本相同。
26.如權(quán)利要求15所述的掃描驅(qū)動電路,其中,輸入到第一掃描驅(qū)動器的偶數(shù)級聯(lián)結(jié)構(gòu)的第一時鐘端和第二時鐘端的每個的時鐘信號的每個與輸入到第二掃描驅(qū)動器的奇數(shù)級聯(lián)結(jié)構(gòu)的第一時鐘端和第二時鐘端的每個的時鐘信號的每個基本相同。
27.如權(quán)利要求15所述的掃描驅(qū)動電路,其中,第二掃描驅(qū)動器的所述多個級聯(lián)結(jié)構(gòu)被構(gòu)造為接收與第一時鐘信號和第二時鐘信號中的至少一個的整數(shù)個周期基本相等的持續(xù)時間的輸入信號。
28.如權(quán)利要求27所述的掃描驅(qū)動電路,其中,所述持續(xù)時間在不同的數(shù)據(jù)幀時間段期間基本恒定。
29.如權(quán)利要求27所述的掃描驅(qū)動電路,其中,第二掃描驅(qū)動器的每個級聯(lián)結(jié)構(gòu)被構(gòu)造為響應(yīng)所述輸入信號輸出高電平和低電平交替的序列。
30.一種有機(jī)發(fā)光顯示器,包括像素陣列,與選擇信號線、數(shù)據(jù)線和發(fā)射信號線連接;數(shù)據(jù)驅(qū)動電路,被構(gòu)造為將數(shù)據(jù)信號提供給數(shù)據(jù)線;和掃描驅(qū)動電路,包括第一時鐘信號輸入線和第二時鐘信號輸入線,被構(gòu)造為接收第一時鐘信號和第二時鐘信號;第一掃描驅(qū)動器,被構(gòu)造為輸出選擇信號,第一掃描驅(qū)動器包括多個第一級聯(lián)結(jié)構(gòu);第二掃描驅(qū)動器,被構(gòu)造為輸出發(fā)射信號,第二掃描驅(qū)動器包括多個第二級聯(lián)結(jié)構(gòu);其中,第一級聯(lián)結(jié)構(gòu)和第二級聯(lián)結(jié)構(gòu)的每個包括輸入端以及第一時鐘端和第二時鐘端,并且與輸入端的輸入線或前一級聯(lián)結(jié)構(gòu)的輸出線連接以接收輸入端的輸入信號,與第一時鐘信號輸入線和第二時鐘信號輸入線連接以接收第一時鐘端的第一時鐘信號和第二時鐘端的第二時鐘信號,其中,每個級聯(lián)結(jié)構(gòu)被構(gòu)造為執(zhí)行輸出高電平信號和接收輸入信號的預(yù)充電操作,其中,在第一時鐘信號和第二時鐘信號中的至少一個的第一部分時間段期間執(zhí)行預(yù)充電操作,并且每個級聯(lián)結(jié)構(gòu)被構(gòu)造為輸出具有與所述輸入信號相應(yīng)的電平的電平,其中,所述多個第一級聯(lián)結(jié)構(gòu)總體被構(gòu)造為依次產(chǎn)生低電平脈沖序列,其中,基本上在第一時鐘信號和第二時鐘信號中的至少一個的每半個周期產(chǎn)生所述低電平脈沖一次。
全文摘要
公開了一種掃描驅(qū)動電路和使用該掃描驅(qū)動電路的有機(jī)發(fā)光顯示器。具有多個第一級聯(lián)結(jié)構(gòu)的第一掃描驅(qū)動器依次輸出選擇信號,具有多個第二級聯(lián)結(jié)構(gòu)的第二掃描驅(qū)動器依次輸出發(fā)射信號。所述第一級聯(lián)結(jié)構(gòu)和所述第二級聯(lián)結(jié)構(gòu)的每個被構(gòu)造為具有基本為零的靜態(tài)電流,并且操作速度可被最優(yōu)化,而不會顯著地增加功耗。
文檔編號H05B33/08GK1937020SQ20061013924
公開日2007年3月28日 申請日期2006年9月20日 優(yōu)先權(quán)日2005年9月20日
發(fā)明者申東蓉 申請人:三星Sdi株式會社
網(wǎng)友詢問留言 已有0條留言
  • 還沒有人留言評論。精彩留言會獲得點(diǎn)贊!
1