午夜毛片免费看,老师老少妇黄色网站,久久本道综合久久伊人,伊人黄片子

具有并行接口的中頻數(shù)字處理板的制作方法

文檔序號:7875022閱讀:269來源:國知局
專利名稱:具有并行接口的中頻數(shù)字處理板的制作方法
技術(shù)領(lǐng)域
本實用新型涉及無線電通信技術(shù)領(lǐng)域,具體的說,是一種具有并行接口的中頻數(shù)
字處理板。
背景技術(shù)
中頻數(shù)字處理板作為提高現(xiàn)代通信接收機(jī)性能的核心器件,與射頻電路模塊、計算機(jī)模塊和外部設(shè)備等通過多功能接口組合為一臺設(shè)備,可實現(xiàn)對無線電發(fā)射頻率、頻率誤差、發(fā)射帶寬等進(jìn)行測量,對聲音信號進(jìn)行監(jiān)聽,對非法電臺和干擾源測向定位進(jìn)行查處等無線電監(jiān)測方面的各種應(yīng)用功能。目前,大多數(shù)中頻數(shù)字處理板的技術(shù)方案都是如圖I 所示通過模數(shù)轉(zhuǎn)芯片(即ADC)、現(xiàn)場可編程門陣列器件(即FPGA)及其IP核、數(shù)字信號處理器(即DSP)及其嵌入式軟件、接口電路等組合實現(xiàn)的,現(xiàn)場可編程門陣列器件(即FPGA)及其IP核通過接口電路與外部接口相連,而在其實際應(yīng)用過程中,卻存在外部接口類型少,擴(kuò)展功能也較少等缺陷,目前,中頻數(shù)字處理板的外部接口類型一般只具有一種類型,比如RS232,RS485或網(wǎng)口等,因此往往造成底層軟件框架下功能擴(kuò)展的不靈活,使其軟件功能匱乏、出現(xiàn)應(yīng)用不方便等情況,更不利于無線電監(jiān)測等領(lǐng)域的實際運用。

實用新型內(nèi)容本實用新型的目的在于提供一種具有并行接口的中頻數(shù)字處理板,它通過在接口電路上連接的接口連接器,實現(xiàn)了中頻數(shù)字處理板外部接口的擴(kuò)展功能,更豐富了其軟件功能,應(yīng)用范圍廣。本實用新型通過下述技術(shù)方案實現(xiàn)具有并行接口的中頻數(shù)字處理板,包括設(shè)于中頻數(shù)字處理板上的接口電路以及連接在接口電路上的接口連接器,實現(xiàn)了中頻數(shù)字處理板上外部接口的功能擴(kuò)展,使用更加靈活方便。為更好的使用本實用新型,所述的接口連接器設(shè)于中頻數(shù)字處理板上。本實用新型所述的接口連接器包括Jl連接器以及與Jl連接器電性連接的J2連接器,所述的Jl連接器包括SPI輸出接口、SPI輸入接口,所述的J2連接器包括兩個以上同步的串行接口,使用靈活,其中SPI輸出接口和SPI輸入接口還具有電路結(jié)構(gòu)簡單、速度快、通信可靠等優(yōu)點。本實用新型所述的串行接口為RS232接口、以太網(wǎng)接口、音頻接口或時統(tǒng)接口。為更好的實現(xiàn)本實用新型,在所述的Jl連接器內(nèi)的管腳上定義有8路SPI輸出接口、I路SPI輸入接口,在所述的J2連接器內(nèi)的管腳上定義有3路RS232接口、I路以太網(wǎng)接口、I路音頻接口、3路LVDS時統(tǒng)接口,不僅增加了中頻數(shù)字處理板的外部接口,還可支持多任務(wù)的并發(fā)執(zhí)行,使硬件擴(kuò)展具有更加靈活、性能更高、功耗更低等特點。為更好的實現(xiàn)本實用新型,所述的中頻數(shù)字處理板采用單槽寬板卡結(jié)構(gòu)。本實用新型與現(xiàn)有技術(shù)相比,具有以下優(yōu)點及有益效果( I)本實用新型結(jié)構(gòu)簡單,通過接口連接器實現(xiàn)了中頻數(shù)字處理板外部接口的擴(kuò)展,增加了底層軟件框架下功能擴(kuò)展的靈活性。(2)本實用新型所述的Jl連接器采用SPI輸出接口和SPI輸入接口,較普通的接口具有電路結(jié)構(gòu)簡單、速度快、通信可靠等優(yōu)點。(3 )本實用新型所述的J2連接器的串行接口可以設(shè)為RS232接口、以太網(wǎng)接口、音頻接口或時統(tǒng)接口等多種同步的串行接口,不僅增加了中頻數(shù)字處理板的外部接口的功能性,還可支持多任務(wù)的并發(fā)執(zhí)行,更有利于無線電監(jiān)測等領(lǐng)域的實際運用。(4)本實用新型設(shè)計簡單,接口連接器采用高密度符合CompactCPI規(guī)范的堅固的緊湊型高密度連接器,有效的規(guī)范了中頻數(shù)字處理板板卡的大小和結(jié)構(gòu)組成,應(yīng)用范圍廣。

圖I為現(xiàn)有技術(shù)中的中頻數(shù)字處理板的原理框圖。圖2為本實用新型的原理框圖。圖3為本實用新型JI連接器的電路結(jié)構(gòu)示意圖。圖4為本實用新型J2連接器的電路結(jié)構(gòu)示意圖。
具體實施方式
下面結(jié)合實施例對本實用新型作進(jìn)一步地詳細(xì)說明,但本實用新型的實施方式不限于此。實施例具有并行接口的中頻數(shù)字處理板,包括設(shè)于中頻數(shù)字處理板上的接口電路以及與接口電路相連的接口連接器,可實現(xiàn)中頻數(shù)字處理板外部接口的功能擴(kuò)展,如圖I所示,大多數(shù)中頻數(shù)字處理板的技術(shù)方案都是通過模數(shù)轉(zhuǎn)芯片(即ADC)、現(xiàn)場可編程門陣列器件(gpFPGA)及其IP核、數(shù)字信號處理器(即DSP)及其嵌入式軟件、接口電路等組合實現(xiàn)的,現(xiàn)場可編程門陣列器件(即FPGA)通過接口電路與外部接口相連,工作原理如下信號通過中頻輸入通道傳送至模數(shù)轉(zhuǎn)芯片內(nèi)進(jìn)行數(shù)字采樣,并輸出指示信號至現(xiàn)場可編程門陣列器件內(nèi),同時通過與其高速連接的數(shù)字信號處理器進(jìn)行處理,在此過程中,計算機(jī)閃存、計算機(jī)隨機(jī)存儲、同步動態(tài)隨機(jī)存儲等軟件還可將數(shù)據(jù)隨機(jī)存儲,而射頻模塊則可有效抑制組合頻率干擾和副波道干擾,避免發(fā)生頻譜的混疊,而當(dāng)高電平時為觸發(fā)時,計時器則被清除為O,用于數(shù)字電路工作時的時間間隔信號,可使數(shù)字計算機(jī)的所有操作都按順序進(jìn)行。數(shù)字中頻處理板具有高效、高速、性能良好等優(yōu)勢,但在其實際應(yīng)用過程中,卻存在外部接口類型少,擴(kuò)展功能也較少等缺陷,因此,為改進(jìn)其擴(kuò)展功能,進(jìn)一步加強(qiáng)中頻數(shù)字處理板在無線電監(jiān)測等領(lǐng)域的運用,本實用新型僅通過連接在接口電路上的接口連接器即可實現(xiàn),結(jié)構(gòu)簡單,成本低廉。如圖2所示,接口連接器包括Jl連接器(型號為ERNI_064176)以及與Jl連接器電性連接的J2連接器(型號為ERNI-064785),其中,Jl連接器通過接口電路連接在現(xiàn)場可編程門陣列器件上,J2連接器包括兩個以上同步的串行接口,由于串行接口可設(shè)為RS232接口、以太網(wǎng)接口、音頻接口或時統(tǒng)接口,因此,J2連接器也可如圖2所示,包括有RS232接口、以太網(wǎng)接口、音頻接口以及時統(tǒng)接口等4個外部接口,在使用過程中,通過上述接口,還支持多任務(wù)的同步執(zhí)行,具有硬件擴(kuò)展靈活、性能高、功耗低等優(yōu)勢。[0024]圖3、圖4分別為本實用新型Jl連接器和J2連接器的電路結(jié)構(gòu)示意圖,在圖3中,Jl連接器內(nèi)的管腳上定義有8路SPI輸出接口(分別為SPI-nCS、SPI-SCLK, SPI-SDO)和I路SPI輸入接口(SPI-SD),SPI接口具有電路結(jié)構(gòu)簡單、速度快、通信可靠等優(yōu)點,現(xiàn)場可編程門陣列器件內(nèi)運行的軟件可以按需加載和配置,與其相連的接口電路可實現(xiàn)信號所需的性能指標(biāo),并通過SPI輸入接口實現(xiàn)接口信號的輸入;而外部設(shè)備(如計算機(jī)設(shè)備)則可通過J2連接器的RS232接口、以太網(wǎng)接口、音頻接口以及時統(tǒng)接口連接在Jl連接器上,如圖4所示,J2連接器內(nèi)的管腳上定義有3路RS232接口、I路以太網(wǎng)接口、I路音頻接口,3路LVDS時統(tǒng)接口,均為接口信號輸出的外部接口,不僅擴(kuò)展了外部接口的多樣性,還改善了底層軟件框架下功能擴(kuò)展的靈活性,豐富其軟件功能,應(yīng)用更加方便。為更好的實現(xiàn)本實用新型,中頻數(shù)字處理板可采用符合CompactCPI規(guī)范的3U單槽寬板卡結(jié)構(gòu),如寬為160mm、高為100mm、深為20. 32mm。由于接口連接器也可采用高密度符合CompactCPI規(guī)范的堅固的緊湊型的高密度連接器,還有效的規(guī)范了中頻數(shù)字處理板板卡的大小和結(jié)構(gòu)組成,應(yīng)用范圍廣。而在所述的中頻數(shù)字處理板的現(xiàn)場可編程門陣列器件上,還設(shè)有JETAG仿真接口,在實際運行過程中,可用于開發(fā)電子產(chǎn)品過程中的測試,還具有有效降低測試難度、提高測試質(zhì)量、提高產(chǎn)品故障定位能力等優(yōu)勢。本實用新型結(jié)構(gòu)簡單,可實現(xiàn)中頻數(shù)字處理板外部接口的功能擴(kuò)展,更豐富了其軟件功能。以上所述,僅是本實用新型的較佳實施例,并非對本實用新型做任何形式上的限制,凡是依據(jù)本實用新型的技術(shù)實質(zhì)上對以上實施例所作的任何簡單修改、等同變化,均落 入本實用新型的保護(hù)范圍之內(nèi)。
權(quán)利要求1.具有并行接ロ的中頻數(shù)字處理板,包括設(shè)于中頻數(shù)字處理板上的接ロ電路,其特征在于還包括連接在接ロ電路上的接ロ連接器。
2.根據(jù)權(quán)利要求I所述的具有并行接ロ的中頻數(shù)字處理板,其特征在于所述的接ロ連接器設(shè)于中頻數(shù)字處理板上。
3.根據(jù)權(quán)利要求2所述的具有并行接ロ的中頻數(shù)字處理板,其特征在于所述的接ロ連接器包括Jl連接器以及與Jl連接器電性連接的J2連接器,所述的Jl連接器包括SPI輸出接ロ、SPI輸入接ロ,所述的J2連接器包括兩個以上同步的外部接ロ。
4.根據(jù)權(quán)利要求3所述的具有并行接ロ的中頻數(shù)字處理板,其特征在于所述的外部接ロ為RS232接ロ、以太網(wǎng)接ロ、音頻接ロ或時統(tǒng)接ロ。
5.根據(jù)權(quán)利要求4所述的具有并行接ロ的中頻數(shù)字處理板,其特征在于在所述的Jl連接器內(nèi)的管腳上定義有8路SPI輸出接ロ、I路SPI輸入接ロ,在所述的J2連接器內(nèi)的管腳上定義有3路RS232接ロ、I路以太網(wǎng)接ロ、I路音頻接ロ、3路LVDS時統(tǒng)接ロ。
6.根據(jù)權(quán)利要5所述的具有并行接ロ的中頻數(shù)字處理板,其特征在于所述的中頻數(shù)字處理板采用單槽寬板卡結(jié)構(gòu)。
專利摘要本實用新型公開了一種具有并行接口的中頻數(shù)字處理板,包括設(shè)于中頻數(shù)字處理板上的接口電路以及連接在接口電路上的接口連接器。本實用新型結(jié)構(gòu)簡單,可實現(xiàn)中頻數(shù)字處理板外部接口的功能擴(kuò)展,更豐富了其軟件功能。
文檔編號H04B1/16GK202551015SQ201220165469
公開日2012年11月21日 申請日期2012年4月18日 優(yōu)先權(quán)日2012年4月18日
發(fā)明者萬傳彬, 楊光, 王林, 陸建國 申請人:成都國蓉科技有限公司
網(wǎng)友詢問留言 已有0條留言
  • 還沒有人留言評論。精彩留言會獲得點贊!
1