午夜毛片免费看,老师老少妇黄色网站,久久本道综合久久伊人,伊人黄片子

信息傳輸裝置以及信息傳輸方法

文檔序號:7950489閱讀:316來源:國知局
專利名稱:信息傳輸裝置以及信息傳輸方法
技術領域
本發(fā)明涉及用于在構成元件之間進行高速通信的同時對構成元件進行 控制監(jiān)視的信息傳輸裝置以及信息傳輸方法。
背景技術
在服務器裝置、存儲裝置等信息處理裝置中具備控制監(jiān)視板,并由該 控制監(jiān)視板對信息處理裝置的構成元件、即各個板進行控制和監(jiān)視。因 此,控制監(jiān)視板與其他板具有控制監(jiān)視用的接口,并通過專用傳輸路徑相 連,進行用于控制監(jiān)視的通信。此外,隨著信息處理裝置的高性能化、高 速化,信息處理裝置內以及信息處理裝置間的數據傳輸速度的高速化也得 到了發(fā)展,從而在上述的信息處理裝置中,使用與用于控制監(jiān)視的通信不
同的、作為超過lGbps的高速數據傳輸的多吉比特傳輸系統(tǒng)。
這里,對使用傳統(tǒng)多吉比特傳輸系統(tǒng)的信息處理裝置的結構進行說 明。圖10是示出傳統(tǒng)信息處理裝置的結構的一個例子的框圖。該信息處
理裝置包括控制監(jiān)視傳輸路徑11、多吉比特傳輸路徑12、控制監(jiān)視板
131、縱橫開關板132、 CPU (Central Processing Unit,中央處理單元)板 133、 10 (Input/Output,輸入/輸出)控制板134、 SCSI (Small Computer System Interface,小型計算機系統(tǒng)接口)控制板135、 LAN (Local Area Network,局域網)控制板136、以及USB (Universal Serial Bus,通用串 行總線)控制板137。
控制監(jiān)視板131對信息處理裝置的其他構成元件的板,即縱橫開關
板132、 CPU板133、 IO控制板134、 SCSI控制板135、 LAN控制板 136、以及USB控制板137進行控制監(jiān)視。因此,控制監(jiān)視板131具有控 制監(jiān)視接口 13,各個板也具有控制監(jiān)視接口 13,控制監(jiān)視接口 13彼此通 過控制監(jiān)視傳輸路徑11而相連。此外,各個板具有用于與其他板進行多
吉比特傳輸的多吉比特傳輸接口 138。多吉比特傳輸接口 138彼此通過多
吉比特傳輸路徑12而相連。
接著,對傳統(tǒng)多吉比特傳輸系統(tǒng)的結構進行說明。圖11是示出傳統(tǒng)
多吉比特傳輸系統(tǒng)的結構的一個例子的框圖。該多吉比特傳輸系統(tǒng)包括
底板21、 BP (底板)連接器22、作為信息處理裝置的某構成元件的板 139a、 13%。板139a、 139b分別具有多吉比特傳輸接口 138a、 138b。多 吉比特傳輸接口 138a、 138b對應于上述的多吉比特傳輸接口 138。此外, 底部21和BP連接器22是上述多吉比特傳輸路徑12的構成元件,其配線 長度根據各個板的加載槽而不同。
來自板139a的發(fā)送數據用多吉比特傳輸接口 138a發(fā)送,經由多吉比 特傳輸路徑12而被多吉比特傳輸接口 U8b接收,并作為接收數據而被輸 出給板139b。同樣地,來自板139b的發(fā)送數據用多吉比特傳輸接口 138b 發(fā)送,經由多吉比特傳輸路徑12而被多吉比特傳輸接口 138a接收,并作 為接收數據而被輸出給板139a。
圖12是示出傳統(tǒng)多吉比特傳輸接口的結構的一個例子的框圖。該多 吉比特傳輸接口 138包括發(fā)送部41、發(fā)送參數存儲部42、發(fā)送參數控 制部143、接收部51、接收參數存儲部52、接收參數控制部153。發(fā)送參 數控制部143為發(fā)送參數存儲部42設定發(fā)送參數。發(fā)送部41根據發(fā)送參 數存儲部42的發(fā)送參數,調整從板輸入的發(fā)送數據的波形,并向多吉比 特傳輸路徑12發(fā)送。接收參數控制部153為接收參數存儲部52設定接收 參數。接收部51根據接收參數存儲部52的發(fā)送參數,調整從多吉比特傳 輸路徑12輸入的波形,并作為接收數據輸出給板。

發(fā)明內容
如上所述,控制監(jiān)視板131的控制監(jiān)視能夠以低傳輸速度進行,但為 了可靠地進行通信,需要控制監(jiān)視傳輸路徑11和各個板中的控制監(jiān)視接 口 13。此外,在控制監(jiān)視傳輸路徑11中使用IIC、 USB等,在控制監(jiān)視 接口 12中需要專用LSI,并存在配線擁塞的問題。
此外,為了保證高速傳輸,在實際的裝置中需要觀測傳輸波形并確認
振幅波形以及抖動裕度。尤其在多吉比特傳輸系統(tǒng)中,LSI (Large Scale Integrated Circuit,大規(guī)模集成電路)封包的配線、LSI芯片的保護電路等 電路和配線受到接收波形的影響很大。但是,能夠用LSI的IO引腳從LSI 封包外觀測到的波形與LSI封包內的接收電路輸入點上的接收波形不同, 因而若要恰當地評價并判定振幅以及抖動裕度,就需要許多工時。此外, 在實際進行裝置評價時,拆開LSI封包并將探測器直接接觸到LSI芯片上 是很困難的,因此是不現實的。
此外,在用于信息處理裝置的多吉比特傳輸系統(tǒng)中,為了對應于使用 底板、電纜的多種傳輸路徑,需要對發(fā)送部/接收部進行調諧。為此,每當 傳輸路徑的條件改變時,必須將作為發(fā)送部41使用的發(fā)送參數的輸出振 幅、加重(emphasis)強度、驅動阻抗、AC/DC耦合的選擇、信號速度等、 以及作為接收部51使用的接收參數的均衡器設定、增益等設定為合適的 值。而且,根據底板中的各個板的加載槽和電路的連接目的地的不同,各 個參數的合適的設定值也不同。此外,根據部件特性的偏差、依賴于溫度 或電源的特性變化的不同,各個參數的合適的設定值也不同。
因此,采取了固定加載槽和電纜長度的對策。此外,預先按照每個加 載槽和電纜長度來確定各個參數的設定值,并在接通電源或復位裝置時, 用固件/驅動器進行設定。這些對策由于降低了裝置構成的自由度并縮小了 對部件特性的偏差的容許范圍,因而為了確定設定值而需要許多工時。例 如,由于傳輸路徑的條件根據加載槽的不同而變化,因而每當將同一功能 的板加載在不同的加載槽中時,都需要用于優(yōu)化發(fā)送機和接收機的參數的 工時。
本發(fā)明就是為了解決上述的問題而作出的,其目的在于,提供一種用 共同的硬件實現控制監(jiān)視用傳輸系統(tǒng)和多吉比特傳輸系統(tǒng),并容易地進行 多吉比特傳輸系統(tǒng)的最優(yōu)化的信息傳輸裝置以及信息傳輸方法。
為了解決上述的問題,本發(fā)明提供了一種信息傳輸裝置,其在具備進 行構成元件的控制和監(jiān)視的控制監(jiān)視部的信息處理裝置中,被配備在所述 構成元件上,用于進行所述構成元件間的通信,其中包括發(fā)送控制部, 存儲發(fā)送參數;發(fā)送部,以第一傳輸速度、或者以低于所述第一傳輸速度
的第二傳輸速度輸入發(fā)送數據,并將所述發(fā)送數據依照所述發(fā)送參數進行 調整,然后將其作為發(fā)送信號向連接目的地的信息傳輸裝置發(fā)送;接收控
制部,存儲接收參數;接收部,將從連接目的地的信息傳輸裝置接收的接
收信號依照所述接收參數進行調整,然后將其作為接收數據以所述第一傳 輸速度、或者所述第二傳輸速度輸出。
此外,本發(fā)明涉及的信息傳輸裝置的特征在于,所述發(fā)送部和所述接 收部針對所述控制和監(jiān)視的數據使用所述第二傳輸速度。
此外,本發(fā)明涉及的信息傳輸裝置的特征在于,當在具備所述信息傳 輸裝置的所述構成元件中進行了接通電源、復位、活性插入中的任一操作 時,所述發(fā)送部和所述接收部首先進行基于所述第二傳輸速度的通信,并 在該通信結束后,進行基于所述第一傳輸速度的通信。
此外,本發(fā)明涉及的信息傳輸裝置的特征在于,所述發(fā)送部當所述第 二傳輸速度的發(fā)送數據被輸入后,以所述第一傳輸速度的模式對所述第二 傳輸速度的發(fā)送數據進行調制,并將其作為發(fā)送信號發(fā)送,所述接收部對 使用所述第一傳輸速度的模式調制的所述第二傳輸速度的接收信號進行解 調,輸出所述第二傳輸速度的接收數據。
此外,本發(fā)明涉及的信息傳輸裝置的特征在于,所述發(fā)送參數包含輸
出振幅、加重強度、驅動阻抗、AC/DC耦合的選擇、傳輸速度中的任一
種,所述接收參數包含均衡器系數、增益中的任一種。
此外,本發(fā)明涉及的信息傳輸裝置的特征在于,所述發(fā)送部以所述第
一傳輸速度向連接目的地的信息傳輸裝置發(fā)送測試模式;當所述連接目的 地的信息傳輸裝置接收所述測試模式,測定所述測試模式的錯誤率,并以 所述第二傳輸速度發(fā)送了所述錯誤率的測定結果后,所述接收部接收所述 錯誤率的測定結果;所述發(fā)送控制部根據所述錯誤率的測定結果來改變發(fā) 送參數。
此外,本發(fā)明涉及的信息傳輸裝置的特征在于,所述接收部接收由連 接目的地的信息傳輸裝置以所述第一傳輸速度發(fā)送的測試模式,并測定所 接收到的所述測試模式的錯誤率;所述接收控制部根據所述錯誤率的測定 結果來改變接收參數;所述發(fā)送部以所述第二傳輸速度向所述連接目的地
的信息傳輸裝置發(fā)送所述錯誤率的測定結果。
此外,本發(fā)明是一種信息傳輸方法,用于在具備進行構成元件的控制 和監(jiān)視的控制監(jiān)視部的信息處理裝置中進行信息處理裝置的構成元件間的 通信,其特征在于,執(zhí)行發(fā)送控制步驟,存儲發(fā)送參數;發(fā)送步驟,以 第一傳輸速度、或者以低于所述第一傳輸速度的第二傳輸速度輸入發(fā)送數 據,并將所述發(fā)送數據依照所述發(fā)送參數進行調整,然后將其作為發(fā)送信
號向連接目的地的所述構成元件發(fā)送;接收控制步驟,存儲接收參數;接
收步驟,將從連接目的地的所述構成元件接收的接收信號依照所述接收參 數進行調整,然后將其作為接收數據以所述第一傳輸速度、或者所述第二 傳輸速度輸出。
此外,本發(fā)明涉及的信息傳輸方法的特征在于,在所述發(fā)送步驟和所 述接收步驟中,針對所述控制和監(jiān)視的數據使用所述第二傳輸速度。
此外,本發(fā)明涉及的信息傳輸方法的特征在于,當在所述構成元件中 進行了接通電源、復位、活性插入中的任一操作時,所述發(fā)送步驟和所述 接收步驟首先進行基于所述第二傳輸速度的通信,并在該通信結束后,進 行基于所述第一傳輸速度的通信。
此外,本發(fā)明涉及的信息傳輸方法的特征在于,在所述發(fā)送步驟中, 當輸入了所述第二傳輸速度的發(fā)送數據后,以所述第一傳輸速度的模式對
所述第二傳輸速度的發(fā)送數據進行調制,并將其作為發(fā)送信號發(fā)送;在所 述接收步驟中,對使用所述第一傳輸速度的模式調制的所述第二傳輸速度 的接收信號進行解調,輸出所述第二傳輸速度的接收數據。
此外,本發(fā)明涉及的信息傳輸方法的特征在于,所述發(fā)送參數包含輸 出振幅、加重強度、驅動阻抗、AC/DC耦合的選擇、傳輸速度中的任一 種,所述接收參數包含均衡器系數、增益中的任一種。
此外,本發(fā)明涉及的信息傳輸方法的特征在于,在所述發(fā)送步驟中, 以所述第一傳輸速度向連接目的地的所述構成元件發(fā)送測試模式;如果所 述連接目的地的構成元件接收所述測試模式,測定所述測試模式的錯誤 率,并以所述第二傳輸速度發(fā)送了所述錯誤率的測定結果,則在所述接收 步驟接收所述錯誤率的測定結果;在所述發(fā)送控制步驟中,根據所述錯誤
率的測定結果來改變發(fā)送參數。
此外,本發(fā)明涉及的信息傳輸方法的特征在于,在所述接收步驟中, 接收由連接目的地的所述構成元件以所述第一傳輸速度發(fā)送的測試模式, 并測定所接收的所述測試模式的錯誤率;在所述接收控制步驟中,根據所 述錯誤率的測定結果來改變接收參數;在所述發(fā)送步驟中,以所述第二傳 輸速度向所述連接目的地的構成元件發(fā)送所述錯誤率的測定結果。


圖1是示出本發(fā)明中的信息處理裝置的結構的一個例子的框圖; 圖2是示出本發(fā)明中的多吉比特傳輸系統(tǒng)的結構的一個例子的框圖; 圖3是示出本發(fā)明中的多吉比特傳輸接口的結構的一個例子的框圖; 圖4是示出本發(fā)明中的多吉比特傳輸接口操作的 一個例子的流程圖; 圖5是示出本發(fā)明中的自動調諧的操作的一個例子的流程圖; 圖6是示出本發(fā)明中的發(fā)送參數最優(yōu)化的操作的一個例子的流程圖; 圖7是示出本發(fā)明中的接收參數最優(yōu)化的操作的一個例子的流程圖; 圖8是表示以本發(fā)明中的低速傳輸方式進行發(fā)送的操作的一個例子的 波形;
圖9是表示以本發(fā)明中的低速傳輸方式進行接收的操作的一個例子的 波形;
圖11是示出傳統(tǒng)多吉比特傳輸系統(tǒng)的結構的一個例子的框圖; 圖12是示出傳統(tǒng)多吉比特傳輸接口的結構的 一個例子的框圖。
具體實施例方式
以下,參考附圖對本發(fā)明的實施方式進行說明。
本發(fā)明涉及的信息處理裝置在多吉比特傳輸接口和多吉比特傳輸路徑 中切換使用高速傳輸方式和低速傳輸方式,在該高速傳輸方式中,由于使 用多吉比特傳輸而需要進行發(fā)送參數和接收參數的最優(yōu)化,在該低速傳輸 方式中,由于使用比多吉比特傳輸速度低的傳輸速度而不需要進行發(fā)送參 數和接收參數的最優(yōu)化。而且,通過以所述低速傳輸方式進行控制監(jiān)視,
削減了控制監(jiān)視接口和控制監(jiān)視傳輸路徑。
首先,對本發(fā)明涉及的信息處理裝置的結構進行說明。 圖1是示出本發(fā)明涉及的信息處理裝置的結構的一個例子的框圖。在 圖1中,與圖10中的標號相同的標號表示與圖IO所示的對象相同或相當 的對象,因此在這里省略其說明。與圖IO相比,在圖1中,代替控制監(jiān)
視板131而具有控制監(jiān)視板31,代替縱橫開關板132而具有縱橫開關板 32,代替CPU板133而具有CPU板33,代替10控制板134而具有10控 制板34,代替SCSI控制部135而具有SCSI控制部35,代替LAN控制板 136而具有LAN控制板36,代替USB控制板137而具有USB控制板 37,代替多吉比特傳輸接口 138而具有多吉比特傳輸接口 38。
此外,在本發(fā)明涉及的信息處理裝置中,CPU板33與控制監(jiān)視板31 與以往一樣通過控制監(jiān)視接口 13和控制監(jiān)視傳輸路徑ll而相連。但是, 在作為其他板的縱橫開關板32、 IO控制板34、 SCSI控制板35、 LAN控 制板36、 USB控制板37的各個板與控制監(jiān)視板31之間不需要控制監(jiān)視傳 輸路徑ll和控制監(jiān)視接口 13。從而大幅削減了控制監(jiān)視傳輸路徑11和控 制監(jiān)視接口 13。
接著,對本發(fā)明涉及的多吉比特傳輸系統(tǒng)的結構進行說明。 圖2是示出本發(fā)明涉及的多吉比特傳輸系統(tǒng)的結構的一個例子的框 圖。在圖2中,與圖11中的標號相同的標號表示與圖11所示的對象相同 或相當的對象,因此在這里省略其說明。與圖11相比,在圖2中,代替 板139a、 139b而具有板39a、 39b。此外,板39a、 39b分別具有代替多吉 比特傳輸接口 138a、 138b的多吉比特傳輸接口 38a、 38b。多吉比特傳輸 接口 38a、 38b對應于上述的多吉比特傳輸接口 38。此外,多吉比特傳輸 接口 38a、 38b中的一個作為主機側的接口、另一個作為IO側接口來進行 通信。
在板39a中作為高速傳輸方式的發(fā)送數據的高速發(fā)送數據用多吉比特 傳輸接口 38a發(fā)送,經由多吉比特傳輸路徑12而被多吉比特傳輸接口 38b 接收,并作為高速傳輸方式的接收數據、即高速接收數據而被輸出給板 39b。同樣地,在板39b中作為高速傳輸方式的發(fā)送數據的高速發(fā)送數據
用多吉比特傳輸接口 38b發(fā)送,經由多吉比特傳輸路徑12而被多吉比特
傳輸接口 38a接收,并作為高速傳輸方式的接收數據、即高速接收數據而 被輸出給板39a。
此外,在板39a中低速傳輸方式的發(fā)送數據、即低速發(fā)送數據用多吉 比特傳輸接口 38a發(fā)送,經由多吉比特傳輸路徑12而被多吉比特傳輸接口 38b接收,并作為低速傳輸方式的接收數據、即低速接收數據而被輸出給 板39b。同樣地,在板39b中低速傳輸方式的發(fā)送數據、即低速發(fā)送數據 用多吉比特傳輸接口 38b發(fā)送,經由多吉比特傳輸路徑12而被多吉比特 傳輸接口 38a接收,并作為低速傳輸方式的接收數據、即低速接收數據而 被輸出給板39a。
圖3是示出本發(fā)明涉及的多吉比特傳輸接口的結構的一個例子的框 圖。在圖3中,與圖12中的標號相同的標號表示與圖12所示的對象相同 或相當的對象,因此在這里省略其說明。與多吉比特傳輸接口 138相比, 在多吉比特傳輸接口 38中,代替發(fā)送參數控制部143而具有發(fā)送參數控 制部43,代替接收參數控制部153而具有接收參數控制部53,并具有新 添的測試模式生成部44、調制部45、 SW (開關)46、測試模式生成部 54、解調部55、 BER (Bit Error Rate,誤碼率)測定部56。
接著,對本發(fā)明涉及的多吉比特傳輸接口的操作進行說明。
圖4是表示本發(fā)明涉及的多吉比特傳輸接口的操作的一個例子的流 圖。該流程是多吉比特傳輸接口 38a的操作,示出了在多吉比特傳輸接口 38a與多吉比特傳輸接口 38b之間以高速傳輸方式進行通信的操作。此 外,通過將具備多吉比特傳輸接口 38a的板39a接通電源、或使其復位、 或使其活性插入(日文原文活性揷入)的任一方式,而開始該流程。
首先,多吉比特傳輸接口 38a的各部進行初始設定(S11)。這里, 多吉比特傳輸接口 38a作為主機側的接口,多吉比特傳輸接口 38b作為10 側的接口。此外,發(fā)送參數和接收參數分別是發(fā)送參數存儲部42和接收 參數存儲部52中保存的上一次的值。接著,發(fā)送部41檢測作為接收側的 多吉比特傳輸接口 38b (S12)。然后,多吉比特傳輸接口 38a以低速傳輸 方式經由多吉比特傳輸接口 38b與控制監(jiān)視板31進行通信,由此,由控
制監(jiān)視板31進行控制監(jiān)視(S13)。這里,也可以在低速傳輸方式下,由
控制監(jiān)視板31進行具備多吉比特傳輸接口 38a的板的初始設定。
在本實施方式中,如果備多吉比特傳輸接口 38a的板是CPU板33以 外的板,則經由多吉比特傳輸路徑12、 CPU板33、控制監(jiān)視傳輸路徑11 與控制監(jiān)視板31進行通信,由此來進行控制監(jiān)視。多吉比特傳輸路徑12 使用低速傳輸方式。另一方面,如果備多吉比特傳輸接口 38a的板是CPU 板33,則與以往一樣,經由控制監(jiān)視傳輸路徑11與控制監(jiān)視板31進行通 信,由此來進行控制監(jiān)視。此外,也可以構成為如下結構,即通過多吉 比特傳輸接口 38和多吉比特傳輸路徑12來連接控制監(jiān)視板13與縱橫開關 板32或其他板,去掉控制監(jiān)視傳輸路徑ll和控制監(jiān)視接口 13,并使所有 板以低速傳輸方式進行通信。
接著,發(fā)送參數控制部43和接收參數控制部53進行發(fā)送參數和接收 參數的設定,并分別保存到發(fā)送參數存儲部42和接收參數存儲部52中
(S21)。接著,發(fā)送部41和接收部51分別根據發(fā)送參數存儲部42和接 收參數存儲部52,以高速傳輸方式進行通信(S22)。此狀態(tài)即為通常的 高速傳輸方式。然后,BER測定部56進行傳輸質量是否滿足規(guī)定閾值的 判斷(S23)。這里,傳輸質量使用CRC (Cyclic Redundancy Check,循 環(huán)冗余校驗)等來進行測定。當傳輸質量達不到規(guī)定的閾值時(S23,
"是"),返回處理S21,再次進行發(fā)送參數和接收參數的設定。
另一方面,當傳輸質量滿足規(guī)定的閾值時(S23,"否"),發(fā)送部 41和接收部51判斷高速傳輸方式下的傳輸不進行的狀態(tài)是否持續(xù)了規(guī)定 的時間(S24)。當傳輸不進行的狀態(tài)持續(xù)時(S24,"是"),發(fā)送部41 和接收部51以低速傳輸方式經由多吉比特傳輸接口 38b與控制監(jiān)視板31 進行通信,由此控制監(jiān)視板31進行控制監(jiān)視(S25),然后進入處理S26 中。
另一方面,當傳輸不進行的狀態(tài)不持續(xù)時(S24,"否"),發(fā)送部 41和接收部51在所加載的板處于其他板的下位的情況下判斷板的狀態(tài)是 否有變更(S26)。當狀態(tài)有變更時(S26,"是"),通過低速傳輸方式 向上位板進行狀態(tài)變更的通知(S27),然后進入處理S28中。這里,例
如上位板是10控制板34,下位板是通過多吉比特傳輸路徑12而與10控
制板34連接的SCSI控制板35、 LAN控制板36、 USB控制板37。另一方 面,當狀態(tài)沒有變更時(S26,"否"),發(fā)送部41和接收部51判斷是 否結束通信(S28)。當不結束通信時(S28,"否"),返回處理S22, 繼續(xù)以高速傳輸方式進行通信。當結束通信時(S28,"是"),結束該 流程。
在上述的發(fā)送參數和接收參數的設定中,多吉比特傳輸接口 38a和多 吉比特傳輸接口 38b進行發(fā)送參數和接收參數的自動調諧(Uming)。
接著,對本發(fā)明涉及的自動調諧的操作進行說明。
圖5是示出本發(fā)明涉及的自動調諧的操作的一個例子的流程圖。這里 示出了多吉比特傳輸接口 38a和多吉比特傳輸接口 38b的操作。首先,在 多吉比特傳輸接口 38a中,SW46通過向發(fā)送部46輸出從測試模式生成部 44輸入的用于測定BER的測試模式,而向多吉比特傳輸接口 38b發(fā)送測 試模式(S31)。在接收了測試模式的多吉比特傳輸接口 38b中,BER測 定部56測定BER, SW46和發(fā)送部41向多吉比特傳輸接口 38a發(fā)送BER 測定結果。接著,在多吉比特傳輸接口 38a中,接收部51接收BER測定 結果(S32),發(fā)送參數控制部43進行發(fā)送參數最優(yōu)化(S33)。接收參 數控制部53進行接收參數最優(yōu)化(S34)。在多吉比特傳輸接口 38a的發(fā) 送側參數最優(yōu)化完成后,多吉比特傳輸接口 38b的接收參數控制部53進 行接收參數最優(yōu)化(S34)。同樣地進行多吉比特傳輸接口 38b的發(fā)送側 參數最優(yōu)化、多吉比特傳輸接口 38a的接收參數最優(yōu)化。接著,發(fā)送參數 控制部43和接收參數控制部53通過低速傳輸方式向控制監(jiān)視板31發(fā)送被 最優(yōu)化后的發(fā)送參數和接收參數,控制監(jiān)視板31保存發(fā)送參數和接收參 數(S35),然后結束該流程。
接著,對發(fā)送參數最優(yōu)化的操作進行說明。
圖6是示出本發(fā)明涉及的發(fā)送參數最優(yōu)化的操作的一個例子的流程 圖。這里示出了多吉比特傳輸接口 38a中的發(fā)送參數最優(yōu)化的操作。此 外,作為發(fā)送參數i (i是從1到發(fā)送參數數之間的整數)的變化量,將第 一次的變化量設為s一ti步,將第二次及其以后的變化量的絕對值設為t—ti
步。此外,將i的初始值設為1。此外,如上所述,從多吉比特傳輸接口
38a向多吉比特傳輸接口 38b以高速傳輸方式發(fā)送測試模式。
首先,多吉比特傳輸接口 38a的發(fā)送參數控制部43將發(fā)送參數i改變 s—ti步(S51)。接著,在多吉比特傳輸接口 38b中,BER測定部56測定 BER, BER測定結果通過調制部45、 SW46、發(fā)送部41而以低速傳輸方式 被發(fā)送給多吉比特傳輸接口 38a。接著,在多吉比特傳輸接口 38a中,接 收部51以低速傳輸方式接收BER測定結果(S53),發(fā)送參數控制部43 通過與上一次的BER測定結果進行比較,來進行BER測定結果是否減少 的判斷(S54)。當BER測定結果減少時(S54,"是"),發(fā)送參數控 制部43使發(fā)送參數i以與上一次相同的符號變化t一ti步(S55),然后進 入處理S61中。另一方面,當BER測定結果沒有減少時(S54, "否"),發(fā)送參數控制部43使發(fā)送參數i以與上一次相反的符號變化 t—ti步(S56),然后進入處理S61中。
接著,發(fā)送參數控制部43判斷符號的正反變化是否連續(xù)了規(guī)定的次 數(S61)。當沒有連續(xù)時(S61,"否"),返回處理S53中。另一方 面,當連續(xù)變化了規(guī)定的次數時(S61,"是"),發(fā)送參數控制部43將 發(fā)送參數i的變化前的值和變化后的值的中間值確定為發(fā)送參數i的最優(yōu) 值(S62)。接著,發(fā)送參數控制部43判斷所有的發(fā)送參數的最優(yōu)化是否 結束,即判斷i是否與發(fā)送參數數一致(S63)。當最優(yōu)化沒有結束時 (S63,"否"),發(fā)送參數控制部43使i增加1 (S64),返回處理 S51。當最優(yōu)化結束時(S63,"是"),結束該流程。 接著,對發(fā)送參數的最優(yōu)化的操作進行說明。
圖7是示出本發(fā)明涉及的接收參數最優(yōu)化的操作的一個例子的流程 圖。這里示出了多吉比特傳輸接口 38b中的接收參數最優(yōu)化的操作。此 外,作為接收參數i (i是從1到接收參數數的整數)的變化量,將第一次 的變化量設為sji步,將第二次及其以后的變化量的絕對值設為t—ri步。 此外,將i的初始值設為l。此外,如上所述,從多吉比特傳輸接口 38a向 多吉比特傳輸接口 38b以高速傳輸方式發(fā)送測試模式。
首先,在多吉比特傳輸接口 38b中,接收參數控制部53將接收參數i 改變s—ri步(S71)。接著,BER測定部56根據接收的測試模式,測定 BER (S73)。接著,接收參數控制部53通過與上一次的BER測定結果進 行比較,來進行BER測定結果是否減少的判斷(S74)。當BER測定結果 減少時(S74,"是"),接收參數控制部53使接收參數i以與上一次相 同的符號變化t—ri步(S75),然后進入處理S81中。另一方面,當BER 測定結果沒有減少時(S74,"否"),接收參數控制部53使接收參數i 以與上一次相反的符號變化t一ri步(S76),然后進入處理S81中。
接著,接收參數控制部53判斷符號的正反變化是否連續(xù)了規(guī)定的次 數(S81)。當沒有連續(xù)時(S81,"否"),返回處理S73中。另一方 面,當連續(xù)變化了規(guī)定的次數時(S81,"是"),接收參數控制部53將 發(fā)送參數i的變化前的值和變化后的值的中間值確定為發(fā)送參數i的最優(yōu) 值(S82)。接著,接收參數控制部53判斷所有的發(fā)送參數的最優(yōu)化是否 結束,即判斷i是否與發(fā)送參數數一致(S83)。當最優(yōu)化沒有結束時 (S83,"否"),接收參數控制部53使i增加1 (S84),返回處理 S71。當最優(yōu)化結束時(S83,"是"),結束該流程。
如上所述,在發(fā)送參數和接收參數的設定中,通過進行自動調諧,能 夠使發(fā)送參數和接收參數接近BER最小的值。在本實施方式中,由多吉比 特發(fā)送接口 38進行自動調諧,但也可以從外部進行多吉比特發(fā)送接口 38 的發(fā)送參數和接收參數的設定。此外,當發(fā)送參數最優(yōu)化或接收參數最優(yōu) 化不收斂時,也可以通過與控制監(jiān)視板11以低速傳輸方式進行通信,來 向多吉比特傳輸接口 38傳輸控制監(jiān)視板U所保存的發(fā)送參數和接收參 數,并保存到發(fā)送參數存儲部42和接收參數存儲部52中。
接著,對低速傳輸方式和高速傳輸方式的發(fā)送操作進行說明。
在低速傳輸方式中,調制部45以高速傳輸方式的傳輸速度生成 "01"的重復模式,并以重復模式調制所輸入的低速數據,然后輸出給 SW46。 SW46將來自調制部45的輸入輸出給發(fā)送部41。發(fā)送部41將來自
SW46的輸入依照發(fā)送參數調整后,在此狀態(tài)下發(fā)送,并向多吉比特傳輸 路徑12輸出。圖8是表示以本發(fā)明涉及的低速傳輸方式進行發(fā)送的操作 的一個例子的波形。從上至下示出了重復模式波形、低速發(fā)送數據波形、
調制部輸出波形。此外,在高速傳輸方式中,SW46向發(fā)送部41輸出從板 39輸入的高速發(fā)送數據。發(fā)送部41將來自SW46的輸入依照發(fā)送參數調 整后進行發(fā)送,并向多吉比特傳輸路徑12輸出。
接著,對低速傳輸方式和高速傳輸方式的接收操作進行說明。 在低速傳輸方式中,接收部51將來自多吉比特傳輸路徑12的輸入依 照接收參數調整后進行發(fā)送,并向解調部55輸出。解調部55通過BPF (帶通濾波器)僅使"01"重復的高速數據通過,并用比較器判定BPF通 過信號水平是否超過了規(guī)定的值,然后將判定結果作為低速接收數據輸出 給板39和發(fā)送參數控制部43。圖9是表示以本發(fā)明涉及的低速傳輸方式 進行接收的操作的一個例子的波形。從上至下示出了接收部輸出波形、解 調部輸出波形。此外,在高速傳輸方式中,接收部51將來自多吉比特傳 輸路徑12的輸入依照接收參數調整后進行發(fā)送,作為高速接收數據向板 39輸出。
這里使用了 "01"的重復模式,但也可以使用"0011"的重復模式、 "000111"的重復模式、"00001111"的重復模式等。
通過上述的低速傳輸方式的操作,能夠使用多吉比特傳輸接口 38和 多吉比特傳輸路徑12來傳輸不需要進行發(fā)送參數和接收參數的最優(yōu)化的 低速數據,能夠用于控制監(jiān)視、參數設定中。
信息傳輸裝置對應于實施方式中的多吉比特傳輸接口。此外,控制監(jiān) 視部對應于實施方式中的控制監(jiān)視板。此外,發(fā)送控制部對應于實施方式 中的發(fā)送參數控制部和發(fā)送參數存儲部。此外,接收控制部對應于實施方 式中的接收參數控制部和接收參數存儲部。此外,發(fā)送部對應于實施方式 中的調制部、SW、發(fā)送部以及測試模式生成部。此外,接收部對應于實 施方式中的接收部、解調部、BER測定部、發(fā)送部以及測試模式生成部。
工業(yè)實用性
如上所述,通過削減控制監(jiān)視接口和控制監(jiān)視傳輸路徑,能夠大幅削 減信息處理裝置中的配線空間和電路部件,并能夠降低傳輸路徑間的擁 塞。通過進行發(fā)送參數和接收參數的自動調諧,即便傳輸路徑條件改變, 也能夠實現高質量的傳輸。
權利要求
1.一種信息傳輸裝置,在具備進行構成元件的控制和監(jiān)視的控制監(jiān)視部的信息處理裝置中,所述信息傳輸裝置被配備在所述構成元件上,進行所述構成元件間的通信,其特征在于,包括發(fā)送控制部,存儲發(fā)送參數;發(fā)送部,以第一傳輸速度、或者以低于所述第一傳輸速度的第二傳輸速度輸入發(fā)送數據,并將所述發(fā)送數據依照所述發(fā)送參數進行調整,然后將其作為發(fā)送信號向連接目的地的信息傳輸裝置發(fā)送;接收控制部,存儲接收參數;接收部,將從連接目的地的信息傳輸裝置接收的接收信號依照所述接收參數進行調整,然后將其作為接收數據以所述第一傳輸速度、或者所述第二傳輸速度輸出。
2. 如權利要求1所述的信息傳輸裝置,其特征在于,所述發(fā)送部和所 述接收部針對所述控制和監(jiān)視的數據使用所述第二傳輸速度。
3. 如權利要求2所述的信息傳輸裝置,其特征在于,當在具備所述信 息傳輸裝置的所述構成元件中進行了接通電源、復位、活性插入中的任一 操作時,所述發(fā)送部和所述接收部首先進行基于所述第二傳輸速度的通 信,并在該通信結束后,進行基于所述第一傳輸速度的通信。
4. 如權利要求3所述的信息傳輸裝置,其特征在于, 所述發(fā)送部在所述第二傳輸速度的發(fā)送數據被輸入后,以所述第一傳輸速度的模式對所述第二傳輸速度的發(fā)送數據進行調制,并將其作為發(fā)送 信號發(fā)送,所述接收部對使用所述第一傳輸速度的模式調制的所述第二傳輸速度 的接收信號進行解調,并輸出所述第二傳輸速度的接收數據。
5. 如權利要求4所述的信息傳輸裝置,其特征在于, 所述發(fā)送參數包含輸出振幅、加重強度、驅動阻抗、AC/DC耦合的選擇、傳輸速度中的任一種,所述接收參數包含均衡器系數、增益中的任一種。
6. 如權利要求5所述的信息傳輸裝置,其特征在于,所述發(fā)送部以所述第一傳輸速度向連接目的地的信息傳輸裝置發(fā)送測 試模式,當通過所述連接目的地的信息傳輸裝置接收所述測試模式,測定所述 測試模式的錯誤率,并以所述第二傳輸速度發(fā)送了所述錯誤率的測定結果 后,所述接收部接收所述錯誤率的測定結果,所述發(fā)送控制部根據所述錯誤率的測定結果來改變發(fā)送參數。
7. 如權利要求5所述的信息傳輸裝置,其特征在于, 所述接收部接收由連接目的地的信息傳輸裝置以所述第一傳輸速度發(fā)送的測試模式,并測定所接收到的所述測試模式的錯誤率,所述接收控制部根據所述錯誤率的測定結果來改變接收參數, 所述發(fā)送部以所述第二傳輸速度向所述連接目的地的信息傳輸裝置發(fā)送所述錯誤率的測定結果。
8. —種信息傳輸方法,用于在具備進行構成元件的控制和監(jiān)視的控制 監(jiān)視部的信息處理裝置中進行信息處理裝置的構成元件間的通信,其特征在于,執(zhí)行發(fā)送控制步驟,存儲發(fā)送參數;發(fā)送步驟,以第一傳輸速度、或者以低于所述第一傳輸速度的第二傳 輸速度輸入發(fā)送數據,并將所述發(fā)送數據依照所述發(fā)送參數進行調整,然 后將其作為發(fā)送信號向連接目的地的所述構成元件發(fā)送;接收控制步驟,存儲接收參數;接收步驟,將從連接目的地的所述構成元件接收的接收信號依照所述 接收參數進行調整,然后將其作為接收數據以所述第一傳輸速度、或者所 述第二傳輸速度輸出。
9. 如權利要求8所述的信息傳輸方法,其特征在于,在所述發(fā)送步驟 和所述接收步驟中,針對所述控制和監(jiān)視的數據使用所述第二傳輸速度。
10. 如權利要求9所述的信息傳輸方法,其特征在于,當在所述構成 元件中進行了接通電源、復位、活性插入中的任一操作時,所述發(fā)送步驟 和所述接收步驟首先進行基于所述第二傳輸速度的通信,并在該通信結束后,進行基于所述第一傳輸速度的通信。
11. 如權利要求io所述的信息傳輸方法,其特征在于,在所述發(fā)送步驟中,當輸入了所述第二傳輸速度的發(fā)送數據后,以所 述第一傳輸速度的模式對所述第二傳輸速度的發(fā)送數據進行調制,并將其 作為發(fā)送信號發(fā)送,在所述接收步驟中,對使用所述第一傳輸速度的模式調制的所述第二 傳輸速度的接收信號進行解調,輸出所述第二傳輸速度的接收數據。
12. 如權利要求11所述的信息傳輸方法,其特征在于,所述發(fā)送參數包含輸出振幅、加重強度、驅動阻抗、AC/DC耦合的選擇、傳輸速度中的任一種,所述接收參數包含均衡器系數、增益中的任一種。
13.如權利要求12所述的信息傳輸方法,其特征在于, 在所述發(fā)送步驟中,以所述第一傳輸速度向連接目的地的所述構成元 件發(fā)送測試模式,當所述連接目的地的構成元件接收所述測試模式,測定所述測試模式 的錯誤率,并以所述第二傳輸速度發(fā)送了所述錯誤率的測定結果后,在所 述接收步驟接收所述錯誤率的測定結果,在所述發(fā)送控制步驟中,根據所述錯誤率的測定結果來改變發(fā)送參數。
14.如權利要求12所述的信息傳輸方法,其特征在于, 在所述接收步驟中,接收由連接目的地的所述構成元件以所述第一傳 輸速度發(fā)送的測試模式,并測定所接收到的所述測試模式的錯誤率,在所述接收控制步驟中,根據所述錯誤率的測定結果來改變接收參數,在所述發(fā)送步驟中,以所述第二傳輸速度向所述連接目的地的構成元 件發(fā)送所述錯誤率的測定結果。
全文摘要
一種信息傳輸裝置,在具備進行構成元件的控制和監(jiān)視的控制監(jiān)視部的信息處理裝置中,該信息傳輸裝置被配備在構成元件上,用于進行構成元件間的通信,其包括發(fā)送控制部,存儲發(fā)送參數;發(fā)送部,以第一傳輸速度、或者以低于第一傳輸速度的第二傳輸速度輸入發(fā)送數據,并將發(fā)送數據依照發(fā)送參數進行調整,然后將其作為發(fā)送信號向連接目的地的信息傳輸裝置發(fā)送;接收控制部,存儲接收參數;接收部,將從連接目的地的信息傳輸裝置接收的接收信號依照接收參數進行調整,然后將其作為接收數據以第一傳輸速度、或者第二傳輸速度輸出。
文檔編號H04L12/56GK101103340SQ200580046599
公開日2008年1月9日 申請日期2005年3月22日 優(yōu)先權日2005年3月22日
發(fā)明者日比道夫 申請人:富士通株式會社
網友詢問留言 已有0條留言
  • 還沒有人留言評論。精彩留言會獲得點贊!
1