專利名稱:上電控制電路的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及上電控制電路,特別涉及一種方便硬件工程師操作的上電控制電路。
技術(shù)背景
隨著芯片的集成度越來越高,芯片的功能越來越復(fù)雜,功耗也越來越大,很多的芯 片使用多電源供電的方案,因此對芯片的不同電源的上電的順序控制越來越重要。但是,現(xiàn) 有的一般需要多個時序控制芯片控制多個電源芯片依序上電方式,成本較高。此外,目前 的電源的上電順序是通過CPLD (Complex Programmable Logic Device,復(fù)雜可編程邏輯器 件)軟件程序來控制時序,但是采用CPLD軟件程序需要工程師熟悉相關(guān)代碼,給硬件工程 師帶來很大的麻煩。發(fā)明內(nèi)容
鑒于以上內(nèi)容,有必要提供一種上電控制電路,可方便硬件工程師操作并減少成 本。
一種上電控制電路,該上電控制電路包括若干個電源芯片,該每個電源芯片至少 包括一電源正常端及一電源使能端,該上電控制電路還包括一時序控制芯片,該時序控制 芯片包括若干個輸入端及若干個輸出端,該每個輸入端對應(yīng)于一輸出端,該每個輸入端與 一電源芯片的電源正常端連接,對應(yīng)的輸出端與同一電源芯片的電源使能端連接,其中,每 一輸出端用于輸出一 Enable信號至相連接的電源芯片的電源使能端使得該連接的電源芯 片啟動,對應(yīng)的輸入端用于接收該相連接的電源芯片的Power Good信號,該時序控制芯片 用于在輸出一 Enable信號至一電源芯片的電源使能端使得對應(yīng)的電源芯片啟動,并在每 接收到電源芯片的Power Good信號后控制下一輸出端輸出Enable信號至對應(yīng)的電源芯 片,使得該對應(yīng)的電源芯片啟動,從而控制該若干電源芯片依序啟動。
該時序控制芯片在輸出一 Enable信號至一電源芯片的電源使能端使得對應(yīng)的電 源芯片啟動后,在接收到該電源芯片的Power Good信號后控制下一輸出端輸出Enable信 號至對應(yīng)的電源芯片,使得對應(yīng)的電源芯片啟動,從而控制該若干電源芯片依序啟動,從而 方便硬件工程師操作并減少成本。
圖1是本發(fā)明一實施方式的上電控制電路的示意圖。
主要元件符號說明
上電控制電路I電源芯片10
權(quán)利要求
1.一種上電控制電路,該上電控制電路包括若干個電源芯片,該每個電源芯片至少包括一電源正常端及一電源使能端,其特征在于該上電控制電路還包括一時序控制芯片,該時序控制芯片包括若干個輸入端及若干個輸出端,該每個輸入端對應(yīng)于一輸出端,該每個輸入端與一電源芯片的電源正常端連接,對應(yīng)的輸出端與同一電源芯片的電源使能端連接,其中,每一輸出端用于輸出一 Enable信號至相連接的電源芯片的電源使能端使得該連接的電源芯片啟動,對應(yīng)的輸入端用于接收該相連接的電源芯片的Power Good信號,該時序控制芯片用于在輸出一 Enable信號至一電源芯片的電源使能端使得對應(yīng)的電源芯片啟動,并在每接收到電源芯片的Power Good信號后控制下一輸出端輸出Enable信號至對應(yīng)的電源芯片,使得該對應(yīng)的電源芯片啟動,從而控制該若干電源芯片依序啟動。
2.如權(quán)利要求1所述的上電控制電路,其特征在于當(dāng)該時序控制芯片被啟動后,經(jīng)過一第一預(yù)定時間后,該時序控制芯片的輸出端輸出該Enable信號至該第一級電源芯片的電源使能端,該第一級電源芯片的電源正常端輸出該Power Good信號至?xí)r序控制芯片的輸入端,該時序控制芯片接收該Power Good信號經(jīng)過一第二預(yù)定時間后,控制輸出端輸出一Enable信號至該下一級電源芯片的電源使能端,該下一級電源芯片的電源正常端輸出一Power Good信號至?xí)r序控制芯片的輸入端,依次,該時序控制芯片控制該各電源芯片啟動。
3.如權(quán)利要求1所述的上電控制電路,其特征在于該時序控制芯片中存儲有一表格,該表格依照電源芯片的啟動次序記錄有各電源芯片對應(yīng)的啟動時間差,該第一級電源芯片的時間差代表該對應(yīng)的第一級電源芯片與該時序控制芯片的啟動時間之差,其他電源芯片的時間差代表該對應(yīng)的電源芯片與前一級電源芯片的啟動時間之差。
4.如權(quán)利要求3所述的上電控制電路,其特征在于該表格為用戶可編輯的表格。
全文摘要
一種上電控制電路包括若干電源芯片及一時序控制芯片,每個電源芯片包括一電源正常端及一電源使能端,該時序控制芯片包括若干個輸入端及若干個輸出端,該每個輸入端對應(yīng)于一輸出端,并與一電源正常端連接,對應(yīng)的輸出端與同一電源芯片的電源使能端連接,其中,每一輸出端用于輸出一Enable信號使得對應(yīng)的電源芯片啟動,對應(yīng)的輸入端用于接收對應(yīng)電源芯片的Power Good信號,該時序控制芯片用于在輸出一Enable信號使得對應(yīng)的電源芯片啟動后,接收到Power Good信號后控制下一輸出端輸出Enable信號至對應(yīng)的電源芯片,使得該對應(yīng)的電源芯片啟動,控制該些電源芯片依序啟動。從而方便硬件工程師操作,并減少成本。
文檔編號G05B19/042GK103019127SQ20111028654
公開日2013年4月3日 申請日期2011年9月23日 優(yōu)先權(quán)日2011年9月23日
發(fā)明者余銘哲, 蕭政弘 申請人:鴻富錦精密工業(yè)(深圳)有限公司, 鴻海精密工業(yè)股份有限公司