午夜毛片免费看,老师老少妇黄色网站,久久本道综合久久伊人,伊人黄片子

高速采樣架構(gòu)的制作方法

文檔序號:7539926閱讀:341來源:國知局
專利名稱:高速采樣架構(gòu)的制作方法
技術(shù)領(lǐng)域
本發(fā)明一般涉及電子裝置。尤其涉及一種高速采樣電路,以及模數(shù)轉(zhuǎn)換器 (ADC)架構(gòu)。技術(shù)背景高速網(wǎng)絡(luò)正不斷演進。該演進包括網(wǎng)絡(luò)工作速度的不斷加快。網(wǎng)絡(luò)實現(xiàn)已 經(jīng)形成的一種選擇是通過雙絞線物理連接的以太網(wǎng)絡(luò)。提供個人計算機、工作 站及服務(wù)器之間互連的高速LAN (局域網(wǎng))中現(xiàn)今最為普遍的一種是10BASE-T 形式的以太網(wǎng)。高速L緒技術(shù)包括100BASE-T (快速以太網(wǎng))及1000BASE-T (千兆位以太 網(wǎng))。高速以太網(wǎng)技術(shù)使得每秒10兆位(Mbps)性能的10BASE-T向lOOMbps 性能的100BASE-T平滑演進。千兆位以太網(wǎng)以以太網(wǎng)的基本簡單性提供了每秒 i千兆位的數(shù)據(jù)率。因此就有將工作性能推進至甚至大于數(shù)據(jù)率的需求。通信網(wǎng)絡(luò)速度的加快要求該通信網(wǎng)絡(luò)所使用的ADC的速度亦加快。時間交 錯ADC架構(gòu)可有效地提供高速模數(shù)轉(zhuǎn)換,所述轉(zhuǎn)換使用在比該模數(shù)轉(zhuǎn)換的頻率 低得多的頻率單獨工作的ADC。因此,時間交錯ADC架構(gòu)可用來增大這些ADC 的有效工作頻率。圖1示出了時間交錯模數(shù)轉(zhuǎn)換器架構(gòu)。N個子樣本、采樣保持電路110、 112及114接收模擬信號。每個采樣保持電路的時鐘工作頻率為Fs/N,并且相 位為約(360/N^(:i-1),其中,i從l變化至N。各個采樣保持電路在計算時刻 上對輸入模擬信號進行采樣。將這些樣本輸入相應(yīng)的M-位ADC120、 122及124。 ADC12(K 122及124亦包括工作頻率為Fs/N的時鐘,并且相位為約 (360/N)*(i-1)。該時鐘信號的延遲相位關(guān)系產(chǎn)生來自這些ADC的以頻率Fs生 成的數(shù)字樣本。結(jié)果是有效采樣頻率為Fs。 N為時間交錯ADC的數(shù)量,T為有
效釆樣頻率Fs的周期。
圖1的時間交錯架構(gòu)為完全子釆樣(即,N個釆樣保持電路中的每一個生 成子樣本,并且這些子樣本由ADC處理)。對于所需采樣頻率Fs高于可用的 單獨ADC或采樣保持電路的工作頻率這一應(yīng)用來說,該時間交錯架構(gòu)是有益的。
各單獨ADC及采樣保持電路必須僅在時鐘頻率Fs/N下工作。
然而,圖1的時間交錯ADC架構(gòu)受若干限制。例如,該時間交錯ADC構(gòu)架 受增益誤差、偏移誤差及相位定時誤差的影響,導(dǎo)致了該混合的子樣本信號的 信噪比(SNR)降級。
圖2示出了時間交錯模數(shù)轉(zhuǎn)換器架構(gòu)的另-一實施例。該實施例包括奈奎斯 特率采樣保持電路210,該電路對于N個M-位子采樣ADC220、 222、 224生成 樣本。該前端采樣保持電路通過以速率Fs保持采樣模擬信號而有效地消除相 位定時誤差。該采樣信號在被子采樣之前保持不變。基本上,采樣保持電路210 使得該模擬信號的改變放緩。只要在采樣保持電路210輸出的靜態(tài)(采樣)期 間進行該子采樣,可消除該相位定時誤差。
盡管與圖1實施例相比,圖2的實施例可減少相位定時誤差,但該實施例 仍有所限制。首先,圖2的該采樣保持電路接收高頻模擬信號,并且需以全速 率Fs內(nèi)部處理樣本。其次,該采樣保持電路輸出僅在1/Fs時間周期內(nèi)為穩(wěn)定 (或慢移)的。因此,ADC220、 222及224的處理仍然是困難的。
需要一種用于模擬信號高速采樣及保持的方法及裝置。該方法及裝置需適 用于時間交錯ADC,并且消除上述缺點。

發(fā)明內(nèi)容
本發(fā)明包括一種對信號進行采樣及保持的裝置及方法,并且適于與時間交 錯ADC系統(tǒng)一起使用。
第一實施例包括一種信號采樣方法。所述方法包括以速率Fs接收模擬信 號并且生成所述信號的第一樣本,以速率Fs/N從所述第一樣本生成第二樣本, 所述第二樣本具有約(36()/N"(i-l)度的相對相位,其中i從l變化至N,并且以 速率Fs/N從所述第二樣本生成第三樣本,且具有約((360/N"(i-1)+180)度的相對相蒞。第二實施例包括另一種信號釆樣方法。所述方法包括第一采樣器以速率Fs 接收模擬信號并且生成第一樣本,第二采樣器以速率Fs/N從所述第一樣本生 成第二子樣本并且具有約(360/N)^(i-l)度的相對相位,其中i從l變化至N, 其中,在任何時間點上最多有兩個第二采樣器跟蹤所述第--采樣器的輸出。另 一實施例包括在任何時間點上N個第二采樣器中最多有一個跟蹤所述第一采樣 器的輸出。再 -實施例包括一種采樣電路。所述采樣電路包括以速率Fs接收模擬信 號并且生成第一樣本的第一采樣器。所述采樣電路進一步包括N個第二采樣器, 各所述第二采樣器接收所述第一采樣器的輸出,第i個第二采樣器以速率Fs/N 生成第二子樣本并且相位為約(360/N"(i-l)度,其中i從1變化至N。所述采樣 電路進-一步包括N個第三采樣器,各所述第三采樣器處理所述第二采樣器的輸 出,第i個第三采樣器以速率Fs/N生成第三子樣本并且相位為約 ((360/N)^i-1)+180)度。以示例的方式闡明本發(fā)明的原理,結(jié)合附圖參考下文的詳細描述可清楚地 了解本發(fā)明的其它方面及優(yōu)點。


圖1示出了時間交錯模數(shù)轉(zhuǎn)換器架構(gòu);圖2示出了另一時間交錯模數(shù)轉(zhuǎn)換器架構(gòu)。圖3A、 3B及3C為示出高速采樣方法實施例的流程圖;圖4A及4B示出了提供微分輸出的開關(guān)電容SZH電路的電路圖及時序圖;圖5示出了雙采樣開關(guān)電容微分電路的電路圖;圖6示出了包括雙采樣子樣本ADC的時間交錯模數(shù)轉(zhuǎn)換器架構(gòu);圖7 A示出了可在高速時間交錯A D C架構(gòu)內(nèi)實現(xiàn)的采樣架構(gòu);圖7B示出了用于控制圖7A的子采樣的采樣保持電路架構(gòu)的時鐘信號;圖7C示出了開關(guān)控制電路;圖8示出了包括在互補相位進行采樣的子采樣采樣保持架構(gòu);
圖Q ^出了頭在菜樣保持架構(gòu)內(nèi)的運放提供虛地的子采樣采樣保持架構(gòu); 圖IOA示出了與高速開關(guān)串聯(lián)的雙釆樣、子采樣的采樣保持電路架構(gòu);圖IOB及IOC示出了用于控制圖IOA的雙采樣、子采樣的采樣保持電路架構(gòu)的時鐘信號;圖11示出了圖7的采樣架構(gòu),其與交錯ADC連接;圖12示出了圖8的包括在相反相位進行采樣的子采樣采樣保持電路,其 與時間交錯ADC連接。圖13示出了為圖9的采樣保持架構(gòu)內(nèi)的運放提供虛地的子采樣采樣保持 架構(gòu),其與時間交錯ADC連接。圖14示出了與圖9的高速開關(guān)串聯(lián)連接的雙采樣、子采樣的采樣保持電 路架構(gòu),其與時間交錯ADC連接。圖15示出了與以太網(wǎng)連接的裝置,其可包括采樣保持以及模數(shù)轉(zhuǎn)換的實 施例。
具體實施方式
如用于說明的附圖所示,在高速采樣保持電路以及高速ADC架構(gòu)的裝置及 方法中實現(xiàn)本發(fā)明。圖3A、 3B及3C示出了對信號進行采樣并從該信號生成數(shù) 字樣本之方法的高層次實施例。圖4A、 5及6示出了可用于該高速采樣及ADC 架構(gòu)之代替實施例的電路。圖7A、 8、 9及10A分別示出了采樣器的實施例。 這些實施例可使用圖3A、 ;B及3C所示的方法。圖ll、 l2、 13及H示出了高 速采樣及時間交錯ADC架構(gòu)。圖15示出了可使用該高速采樣及交錯ADC實施 例的以太網(wǎng)元件的一般實現(xiàn)。如前所述,圖3A、 3B及3C示出了對信號進行采樣并從該信號生成數(shù)字樣 本之方法的高層次實施例。詳述使用這些方法的電路可使這些方法的特征及益 處更為清楚。圖3A為包括另 -種信號采樣方法之步驟的流程圖。第一步驟310包括以 速率Fs接收模擬信號及生成第-一樣本。第二步驟320包括以速率Fs/N從該第 --^樣本生成第二樣本,該第二樣本具有(360/N)"i-l)度的相對相位,其中i從l
變化至N。第三步驟330包括以速率Fs/N從該第二樣本生成第三樣本,其相對相位為約((360/N廣(i-l)+180)度。以速率Fs生成第一樣本與以速率Fs/N生成第 二及第三樣本的混合形成了以Fs/N速率生成的采樣及保持輸出。圖3B為包括信號釆樣方法之步驟的流程圖。第----步驟32包括第一采樣 器以速率Fs接收模擬信號及生成第一樣本。第二步驟322包括第二采樣器以速 率Fs/N從該第一樣本生成第二子樣本并且具有(360/N"(i-l)度的相對相位,其 中i從1變化至N;并且其中,在任何時間點上最多有兩個第二子采樣器跟蹤 該第一采樣器的輸出。 一個代替實施例包括在任何給定時間點上最多有一個第 二子采樣器跟蹤該第一采樣器的輸出。以速率Fs生成第一樣本與以速率Fs/N 生成第二樣本的混合形成了以Fs/N速率生成的跟蹤及保持輸出。圖3C為包括高速交錯模數(shù)轉(zhuǎn)換方法之步驟的流程圖。第一步驟314包括 以速率Fs接收模擬信號及生成第一樣本。第二步驟324包括以速率Fs/N從該 第-一樣本生成第二樣本,該第二樣本具有(360/N)氣i-l)度的相對相位,其中i從 1變化至N。第三步驟334包括以速率Fs/N從該第二樣本生成第三樣本,其相 對相位為((360/N廣(i-l)+180)度。第四步驟344包括處理該第三樣本。第五步驟 354包括相應(yīng)的時間交錯ADC接收該經(jīng)處理的第三樣本。開關(guān)電容電路圖4A及4B示出了提供微分輸出的開關(guān)電容S/H電路的電路圖及時序圖。 如下文所述,開關(guān)電容電路適用于使用前述的對模擬信號采樣并生成數(shù)字樣本 之方法的電路。開關(guān)電容電路可包括第一電容,所述電容器在時鐘信號的一 個相位(例如該時鐘信號為高電平)對輸入信號進行采樣(采樣使該電容充電), 并且在該時鐘信號的第二相位期間將該電荷轉(zhuǎn)移至處理電路。該處理電路可包 括在該開關(guān)電容電路的運放420的反饋中的開關(guān)電容。圖4A示出了接收模擬信號并生成采樣及保持(S/H)信號的開關(guān)電容電路。 通過時鐘信號ph"及phi]e閉合開關(guān)410、 412而對該模擬信號進行采樣,致 使充電電容(Ccharge)充電。圖4B中的控制信號的定時波形反映了該充電序 列,稱為釆樣。開關(guān)41:3及414亦閉合,致使反饋充電電容(Ccharge')預(yù)充
電荃由兩+參老電壓vcmin及vcmout所確定的電壓。電壓vcinout可保持為與 運放420之輸出的共模電壓相等。電壓vcmin可設(shè)置為可使開關(guān)412、 416、 413 及417快速精確工作的電壓。包括附加的電壓vcmin'以闡明該充電電容Ccharge 的任一側(cè)可使用不同的電源電壓。電壓vcmin'可設(shè)置為與該輸入模擬信號的輸 入共模電壓相等的(不同的)電壓。開關(guān)415、 416、 417及418由時鐘信號phi2 及phi2e控制,并且在采樣相位期間斷開。后續(xù)相位(估值相位、處理)包括將該充電電容的電荷轉(zhuǎn)移至該反饋電路。 如圖4B的時序圖所示,時鐘信號phil及phile在該相位期間為低電平,而時 鐘信號phi2及phi2e在該相位期間為高電平。圖4A的開關(guān)電容電路采樣器的一個不良特征為運放420(設(shè)該運放為甲類 放大器)僅在該估值相位期間有助于該模擬信號的采樣。由于該運放在采樣相 位及保持相位這兩者期間俱耗電,因此需要更有效地利用該運放。雙采樣電路圖4A的開關(guān)電容電路并非最優(yōu),因為運放(仍設(shè)該運放為甲類放大器) 在對開關(guān)電容電路充電的期間對處理沒有幫助。即,該運放耗電,但在開關(guān)電 容電路的采樣期間并不提供任何有用的益處。圖5示出了雙采樣的開關(guān)電容微 分電路的電路圖。該電路結(jié)構(gòu)可更有效地使用運放。因此,雙采樣電路的一個 特征為使用雙采樣電路的時間交錯ADC系統(tǒng)僅需一半數(shù)量的運放與ADC (設(shè)各 ADC包括雙采樣電路)。如下文所述,雙采樣的開關(guān)電容微分電路可適用于使 用前述的對模擬信號采樣并生成數(shù)字樣本之實施例的電路。圖5的雙采樣電路包括兩組往復(fù)轉(zhuǎn)換工作的(乒乓(ping-pong))電容 (Cping, Cpong)。當(dāng)"乒"電容采樣(充電)時,該"乓"電容處于估值相 位。估值相位一般包括將相應(yīng)電容的電荷轉(zhuǎn)移至運放。在相反相位中,這些電 容的角色互換。即,當(dāng)乒電容處于估值相位時,乓電容采樣(充電)。由于其 優(yōu)化了運放510的運算使用,該乒乓結(jié)構(gòu)是有益的。S卩,在采樣的兩個周期中 都使用作為開關(guān)電容ADC架構(gòu)的主要耗電元件之一的運放510。由占空比約為 50%的時鐘來決定該乒乓架構(gòu)中兩個不同的相位。
用于圖5的雙采祥電路的時鐘信馬如圖4B 1^5。用時^糴M發(fā)輸入兵乓電路的開關(guān)電容電路以使它們?yōu)楫愊唷4送?,亦用時鐘來觸發(fā)位于運放510反 饋端的開關(guān)電容電路進以使它們?yōu)楫愊唷.?dāng)充電電容Cporig充電時,充電電容 Cping放電,并且當(dāng)充電電容Cping充電時,充電電容Cpong放電。圖5電路的雙采樣所提供的轉(zhuǎn)換速率是圖4電路的兩倍。即,各時鐘周期 生成的樣本數(shù)量是圖4電路的兩倍。對于圖2所示的方塊圖,若該采樣頻率為 Fs,則各時間交錯ADC輸出的樣本速率為2*(Fs/N),分辯率為M-位。因此, 通過使用具有時間交錯ADC的雙采樣,僅需使用--半數(shù)量的ADC。圖6示出了時間交錯模數(shù)轉(zhuǎn)換器,它包括雙樣本的子采樣ADC。各雙樣本 子ADC的時鐘(Fs/N)的相位為(360/N廣(i),其中i現(xiàn)在從O變化至(N/2-l)。 觸發(fā)該雙采樣的"乓"相位的時鐘與觸發(fā)該"乒"相位的時鐘異相約180度, 并且可在各ADC內(nèi)部生成。代替實施例包括N/2個子ADC的每一個接收兩個 相位為(360/N"(i)與(360/N"(i)+180 (約)的時鐘。舉例來說,若N二8,則圖5的雙采樣實施例僅需4個雙采樣子ADC。用于 該子ADC的時鐘(Fs/8)的相位分別為0、 45、 90、 135度。應(yīng)注意,當(dāng)運放 的數(shù)量減少為一半時,相關(guān)開關(guān)電容電路的開關(guān)與電容的數(shù)量并不因?qū)崿F(xiàn)雙采 樣結(jié)構(gòu)而減少。如前所述,可以以不同電壓作為共模電壓in (vcmin, vcmin')的偏置。這 允許開關(guān)電容電路提供兩種不同電源之間的隔離。兩種電源的存在使得充電電 容Cping、 Cpong的任一側(cè)的開關(guān)可由具有不同的on/off (通/斷)電壓電平 的時鐘來控制。此外,存在--個以上的電源使得該模擬信號可參考與采樣保持 電路的輸出信號不同的電源(更高或更低)。使用具有相關(guān)的時間交錯ADC的圖5的雙采樣電路可導(dǎo)致由于增益誤差、 偏移誤差及定時誤差引起的SNR降級。然而,在已對這些誤差進行補償?shù)臅r間 交錯轉(zhuǎn)換器中,只要對來自雙采樣ADC的信號進行獨立處理,雙采樣的SNR降 級的影響可降至最小。值得注意的是,在圖6中,ADC (現(xiàn)標(biāo)注為M-位雙樣本子采樣ADC)包括 兩個輸出端,每個樣本一個。 在討論圖7、 8、 9、 IO的采樣電路之前,先對在此使用之術(shù)語"采樣器"、 "跟蹤"、"保持"及"樣本"作出概括的評述。釆樣器具有至少一個時鐘信號輸入端及至少-個模擬信號輸入端及輸出端,并且可以執(zhí)行這樣一種功能, 即,在該時鐘信號的一個相位(跟蹤相位)期間緊隨("跟蹤")輸入模擬信 號至輸出端并且在該時鐘信號的其他相位(保持相位)對該采樣器的輸出進行 基本恒定的"保持"。通il在一個相位內(nèi)對輸入端至輸出端進行跟蹤,并且在 保持相位期間對在跟蹤相位結(jié)束之前保持在輸出端的最后跟蹤值進行保持而 生成"樣本"。圖7A示出了可在高速時間交錯ADC架構(gòu)內(nèi)實現(xiàn)的采樣電路實施例。該采 樣電路包括以速率Fs接收模擬信號并生成第一樣本的第一采樣器(示為開關(guān) 700) 。 N個第二采樣器730、 732及734,各接收第一采樣器的輸出,第i個 第二采樣器以速率Fs/N生成相對相位為約(360/N"(i-l)度的第二子樣本,其中 i從l變化至N??刂朴|發(fā)第二采樣器的時鐘(定時/相位)以使在任何時間點 上最多有兩個第二采樣器跟蹤第一采樣器的輸出。另一實施例包括在任何時間 點上跟蹤第一采樣器的輸出的N個第二采樣器中的最多一個。采樣器700、 730、 732及734的實施例包括由時鐘信號驅(qū)動的開關(guān)。各時 鐘信號包括驅(qū)動相應(yīng)開關(guān)接通(閉合)的"on"周期,以及驅(qū)動相應(yīng)開關(guān)關(guān) 斷(斷開)的"off"周期。當(dāng)開關(guān)接通時,該開關(guān)的輸入信號傳遞至該開關(guān)的 輸出端,并且當(dāng)開關(guān)關(guān)斷時,該開關(guān)的輸出實質(zhì)上不移動(與保持狀態(tài)相應(yīng))。 由時鐘信號控制的開關(guān)在開關(guān)接通(閉合)時執(zhí)行跟蹤功能,并且當(dāng)開關(guān)關(guān)斷 (斷開)時執(zhí)行保持功能。接通至關(guān)斷的轉(zhuǎn)換提供了開關(guān)的輸入信號的采樣。 樣本值為開關(guān)接通最后時亥'j的輸入信號的值。該采樣實施例包括子采樣。更具體地,第二組采樣器730、 732及734的 時鐘頻率(Fs/N)比第一采樣器700的低。結(jié)果,將采樣電路的輸出信號進行 保持以用于子ADC處理的持續(xù)時間更長。在第一采樣器(開關(guān))700的"off"期間,第二組采樣器730、 732及734 從"on"轉(zhuǎn)換至"off"。因此,在保持第--采樣器700的輸出的期間,第二采 樣器從跟蹤轉(zhuǎn)換為保持。只要第二采樣器730、 732及734的經(jīng)子采樣的采樣 在第一采樣器時鐘(Fs)的下降沿之后并且在第 -采樣器時鐘(Fs)下--上升沿之前發(fā)生,子采用時鐘(Fs/N)之間的偏移(skew)不會造成SNR的降級。 參考子采樣時鐘(Fs/N)的周期,將經(jīng)混合的第一及第二采樣器的輸出保持較長時間周期。gp,在Fs/N時鐘的off周期期間保持笫二釆樣器的輸出。這樣是極其有利的特征,因為與該采樣保持電路的輸出連接的ADC的輸入可穩(wěn)定保 持較長時間。應(yīng)注意,圖7A的電路結(jié)構(gòu)實際是跟蹤保持電路而非采樣保持電路,因為 該第-采樣器與該第二采樣器以不同的頻率工作,因此,該第-一采樣器與該第 :二采樣器的時鐘頻率不可能為相反的相位。該第二組采樣器730、 732及734對第一采樣器700的輸出進行跟蹤,大 致為每次—一個采樣器。這有利地使得第一采樣器承受的負載量減少。只要通過對控制第二采樣器730、 732及734的時鐘信號的占空比進行控制來保證第二 采樣器730、 732及734的on-周期(跟蹤時期)不交疊,就可確保這一減少負 載的優(yōu)點。 一實施例可包括一些交疊,但控制該交疊以確保同一時間進行跟蹤 的第二采樣器不超過兩個,,此外,對在任何時間點上被接通的或者跟蹤第一采 樣器700輸出的第二采樣器730、 732及734的數(shù)量進行限制,以限制該第一 采樣器700的負載。圖7B示出了用于控制圖7的采樣電路的示范時鐘信號。該時鐘信號包括 Fs時鐘,以及頻率為Fs/N、相位為約(360/N)氣i-l)與(360/N"(i)的兩個并發(fā)的 第二采樣器時鐘。該時鐘波形示出了以不同時間間隔接通的第二采樣器。更具 體地,在圖7B中,對第二采樣器進行控制以使每次接通或者跟蹤最多一個第 二采樣器。各第二采樣器在- - 些時間點上對第 一 采樣器的輸出進行跟蹤。充電電容(Ccharge)的輸出端包括緩沖器710、 712及714。緩沖器710、 712及714提供信號驅(qū)動以驅(qū)動與采樣電路的輸出端連接的ADC。圖7A的采樣電路包括單端實現(xiàn)。然而,也可容易地以有差別的實現(xiàn)來實現(xiàn)。第--采樣器
多種電路實施例可用于實現(xiàn)第一采樣器700。例如,可通過在Fs時鐘信號 的一個相位期間跟蹤模擬信號、并且在時鐘信號的另一個相位期間保持第一采 樣器的輸出而生成第一樣本。---個實施例包括Fs時鐘信號,它在跟蹤期間驅(qū)動 跟蹤/保持幵關(guān)使之閉合,并且該Fs時鐘信號在保持期間驅(qū)動該跟蹤/保持開關(guān) 使之?dāng)嚅_。第一采樣器的另一實施例為開關(guān),當(dāng)開關(guān)閉合時,開關(guān)的電阻維持 為基本恒定,并且該開關(guān)接收模擬信號的全信號擺幅。 一個實施例中,通過對 驅(qū)動該開關(guān)的時鐘信號進行調(diào)制的電路來將開關(guān)的電阻維持為基本恒定,藉此 來維持該開關(guān)內(nèi)晶體管的基本恒定的柵源電壓。圖7C示出了可達成這一功能 的電路。亦可有其他實施例,所述實施例通過對驅(qū)動開關(guān)的時鐘信號進行調(diào)制的電 路來將該開關(guān)的電阻維持為基本恒定,無需保持開關(guān)內(nèi)晶體管的基本恒定的柵 源電壓。在這種實施例中,亦要考慮由信號擺動所帶來的開關(guān)閾值電壓的變化。第二采樣器亦可使用開關(guān)來實現(xiàn)第二采樣器。第二采樣器可另外再附加開關(guān)電容電 路。 一個實施例包括第二子樣本,通過在Fs/N時鐘信號的一個相位期間跟蹤第 一采樣器的輸出信號,并且在Fs/N時鐘信號的另一個相位期間保持第二采樣器 的輸出而生成該第二子樣本。 一個實施例包括在第一采樣器輸出的保持相位期 間發(fā)生從跟蹤到保持第二采樣器的轉(zhuǎn)換。圖8示出了包括在相反相位進行采樣的子采樣采樣保持架構(gòu)。該實施例為 圖7所示實施例的演變。 一般地,該實施例包括以速率Fs接收模擬信號并且生 成第一樣本的第一采樣器700。 N個第二采樣器730、 732及734,每個都接收 第一采樣器的輸出,第t個第二采樣器以速率Fs/N生成相對相位為約 (360/N)氣i-1)度的第二子樣本,其中i從l變化至N。 N個第三采樣器830、 832 及834接收第二采樣器的輸出,第i個第三采樣器以速率Fs/N生成相對相位 為約((360/N),i-l)+180)度的第三子樣本。圖8示出了單端實現(xiàn)。然而,可容易地修改該實施例使之包括有差別的實現(xiàn)。 i 口圖8 j^S,緩M,器840、 842及844位于第二釆樣器820、 822及824與第三釆樣器830、 832及834之間,并且緩沖器850、 852及854位于第二采樣 器830、 832及834的輸出端。圖8的第二采樣器/第三采樣器實施例,將圖7 的該跟蹤保持電路轉(zhuǎn)換為釆樣保持電路。第三釆樣器830、 S32及834的第三 采樣與第二采樣器820、 822及824的第二采樣互補(異相180)。然而,該實 施例包括用于全信號振幅的緩沖器,并且不包括雙采樣。圖9示出了配置為采樣保持電路的另一采樣電路。該采樣保持電路提供釆 樣保持電路內(nèi)運放的虛地。在此,第二采樣器及第三采樣器是以開關(guān)電容電路 實現(xiàn)的。圖9的N個子采樣電路,實際上將圖7的跟蹤保持電路轉(zhuǎn)換為采樣保持電 路。其結(jié)果是可以有這樣一種運放設(shè)計,即該運放包括比圖7實施例可能存在 的高電壓振幅低的輸入信號電壓振幅。這可以有利地提供對采樣電路的精度及線性的改進。以時鐘頻率Fs用時鐘觸發(fā)第一采樣器900 (開關(guān))(斷開及閉合)而得 到第一樣本。N個第二采樣器中的每一個接收第一采樣器900的輸出。通過包 括開關(guān)911及931與電容Ccharge的第二采樣器生成第二樣本。當(dāng)開關(guān)921、 941斷開時開關(guān)911、 931閉合,從而對相關(guān)充電電容Ccharge進行充電。(N 個鏈中的)第一第二采樣鏈的第二采樣期間,確立時鐘信號pleO及pLs〈1〉, 接通開關(guān)931、 911。通過解除對時鐘信號ple〈l〉的確立而完成采樣。第三采樣 器包括開關(guān)921及941以及電容Ccharge。通過時鐘信號p2e〈l〉及p2—h〈l〉在 相反相位對充電電容Ccharge的電荷進行采樣,接通開關(guān)941及921,并且轉(zhuǎn) 移至運放的反饋端的處理電路D圖10B及IOC將更詳細地分析時鐘信號。1殳地,對于第i個第二采樣器及第i個第三采樣器,pleO的頻率為Fs/N, 相位為(360ZN) * (i-1),并且在pl一sO之前關(guān)斷;p1—sO頻率為Fs/N,相位為 (360/N) * (i-l),但相對于pleO延遲,并且占空比為約1/N; p2eO頻率為Fs/N, 相位為(360/N) * (i-1)+180并且在p2—sO之前關(guān)斷;p2—sO頻率為Fs/N,相位 為(360/N)"-l)+180,但相對千p2eO延遲,并且占空比為約1/N。圖9的第二采樣器911及912對第 一采樣器900的輸出進行采樣,并且它 們由占空比為1/N的Fs/N時鐘信號控制,以使得在同一時間內(nèi)沒有兩個第二采 樣器對第-一釆樣器900的輸出進行跟蹤。因此,第一采樣器卯O負載較輕,以 較少功耗提供更大帶寬。圖IOA示出了與高速幵關(guān)1000串聯(lián)的雙釆樣、亍釆樣的釆樣保持電路架 構(gòu)。本實施例提供了圖7、 8及9的實施例的結(jié)合的優(yōu)點,而且還提供了雙采 樣。如圖所示,圖10A示出了生成N個樣本并且對輸出進行保持的N/2個采樣 保持電路?,F(xiàn)將描述N/2鏈中的單獨一個。應(yīng)理解,其它N/2-l鏈以類似方式工作。第一鏈包括運放1090。 N/2鏈包括運放1092。通過使用"乒"與"乓"開關(guān)電容電路把包括第二采樣器及第三采樣器的開關(guān)電容電路配置為雙采樣模 式。兩個充電電容Cping及Cpong相當(dāng)于前述乒與乓開關(guān)電容電路。乒與乓充 電電容Cping及Cpong通過開關(guān)1023及1024在運放1090的作為虛地的輸入 端節(jié)點處連接在一起。如前述圖5所述的雙采樣說明,兩個充電電容Cping或 Cpang中的一個處于充電(采樣)時另一個處于放電(估值)。因此,在乒及 乓兩個充電相位中有效地使用運放1090。通過時鐘信號pi—s<i>、 ple<i>、 pl_h<i>、 pl<l>、 p2—s<i>、 p2e<i>、 p2—h<i>、 p24〉來對開關(guān)電容電路的充電(采 樣)與放電(估值)相位進行控制。對于i二l,控制時鐘信號pl一s〈l〉驅(qū)動開 關(guān)IOII, pleO驅(qū)動開關(guān)1013、 1024、 1031、 1033, pi—hO驅(qū)動開關(guān)1022、 plO驅(qū)動開關(guān)1041、 1043, p2—s〈l〉驅(qū)動開關(guān)1012、 p2eO驅(qū)動開關(guān)1023、 1014、 1032、 1034, p2JiO驅(qū)動開關(guān)1021,以及p20驅(qū)動開關(guān)1042與1044。圖10A的采樣保持電路中亦包括反饋電路。運放1090的反饋電路包括開 關(guān)電容電路,所述幵關(guān)電容電路含有類似的充電電容Cping'及Cpong'。充電電 容可與前述充電電容Cping及Cpong不同。可以前述類似含義來使用節(jié)點 ncmin、 vcmin'及vcmout。作為示例,圖10A的雙采樣、子采樣的采樣保持電路的工作如下,其中, N = 8。由時鐘信號Fs控制,通過第一采樣器以速率Fs生成第一樣本。每1/Fs 生成這些樣本。由第二采樣器以速率Fs/N生成第二樣本。對于N = 8,需要4 +運放,并且時向^錯ADC的相關(guān)組僅需4個ADC。N二8的樣本生成后,該雙釆樣、子釆樣的采樣保持電路的第一鏈(與第一 ADC相應(yīng))處理來自第一采樣器的樣本1與5。雙采樣、子采樣的采樣保持電 路的第二鏈(與第二ADC相應(yīng))處理米自第一釆樣器的樣本2及6。雙釆樣、 子采樣的采樣保持電路的第三鏈(與第三ADC相應(yīng))處理來自第一采樣器的樣 本3與7。雙采樣、子采樣的采樣保持電路的第四鏈(與第四ADC相應(yīng))處理 來自第一采樣器的樣本4與8。圖IOA實施例的開關(guān)電容及時鐘方案包括雙采樣,并且相比于圖7實施例 提供的數(shù)個性能上的提高。圖IOA實施例提供了從輸入端轉(zhuǎn)移至輸出端的共模 信號減少。輸入可以參考不同于輸出端的電源。本實施例對于充電電容的寄生 電容較不敏感。采樣保持電路的輸出端僅包括子采樣信號,藉此來減少與高速 跟蹤信號相關(guān)聯(lián)的的非線性。圖10A的運放1090所經(jīng)受的輸入信號擺幅比其 他實施例的緩沖器小得多,藉此使得精確度及線性的設(shè)計要求更易滿足。再者, 圖IOA的實施例包括雙采樣,因此從改進的功耗中得益。圖10B及10C示出了圖10A電路的示范性時鐘信號的時序圖。如圖10C所示,在時鐘Fs的下降沿1060之后(在時間t任意選擇),子 采樣時鐘pleO的下降沿1062發(fā)生。時鐘pleO的占空比約為50%,并且與 開關(guān)1013以及圖IOA所示的其它開關(guān)連接(驅(qū)動)。生成另一時鐘pi—s<l> (圖10C)以使這一時鐘具有約等于1/N的低占空比。選擇這一占空比以使第 二子采樣采樣器中沒有兩個電容(或至多不超過兩個電容)在同一時間裝載第 一采樣器1000。由pl一sO驅(qū)動的開關(guān)1011與由時鐘信號Fs控制的第一采樣 器開關(guān)1000串聯(lián)。在時鐘發(fā)生器電路中,在pleO的下降沿1062之后,強制 pl一sO的下降沿1064發(fā)生。因此,由于由pleO采樣的開關(guān)1013不具有信號 依賴電荷,所以不會導(dǎo)致信號依賴電荷注入,并且其關(guān)斷也不會導(dǎo)致信號依賴 電荷注入。根據(jù)第一采樣器1000的高速時鐘Fs的下降沿1060得到第一樣本。在時鐘 pleO下降沿1062處,第二子采樣采樣器的"乒"部分對(8個中的)第-一樣 本采樣。相應(yīng)的時鐘pl—sO的占空比為1/N,保證了當(dāng)?shù)诙硬蓸硬蓸悠鞯钠?br> 鄔分執(zhí)衧粟樣時,左孑菜禪第二菜櫸罌的紐+沒有萁它采樣器裝載第一采樣器1000。該估值相位由與ple〈l〉及p1—h〈l〉互補的時鐘信號p2eO及p2jKl〉控 制。第三采樣器執(zhí)行估值。在估值相位期間,將第一樣本轉(zhuǎn)移至圖IOA的采樣 保持電路的輸出端。這是通過以時鐘信號p2e〈〉來接通開關(guān)1023然后以時鐘 信號p2JiO來接通開關(guān)1021而達到的。該兩個操作系通過p2eO的上升沿 1066及p2一hO的上升沿1068達到的。根據(jù)第一采樣器1000的高速時鐘Fs的下降沿1070得到第五樣本。在時鐘 p2e〈l〉下降沿1072處,由第二子采樣釆樣器的"乓"部分對(8個中的)第五 樣本采樣。相應(yīng)的時鐘p2—8<1>的占空比為1/N,保證了當(dāng)該第二子采樣采樣 器的乒部分執(zhí)行采樣時,在子采樣的第二采樣器組中沒有其它采樣器裝載第一 采樣器1000。由p2一sO驅(qū)動的開關(guān)1012與由時鐘信號Fs控制的第一采樣器 開關(guān)1000串聯(lián)。在時鐘發(fā)生器電路中,在p2eO的下降沿1072之后強制發(fā)生 p2—8<1>的下降沿1074。估值相位由與p2eO及p2JiO互補的時鐘信號 pleO及pl一hO控制。第三采樣器再次執(zhí)行估值。在估值相位期間,將第五 樣本轉(zhuǎn)移至圖10A采樣保持電路的輸出端。這通過以時鐘信號pleO來接通 開關(guān)1024然后以時鐘信號p2lKl〉來接通開關(guān)1022而達到。該兩個操作系通過 pleO的上升沿1076及p1—JK1〉的上升沿1078達到的。與N=l的采樣保持電路的描述相類似,N=2、 3、 4的采樣保持電路執(zhí)行 類似的采樣與保持以生成(2, 6) 、 (3, 7)及(4, 8)樣本。即,N二2的采 樣保持電路生成8個樣本中的樣本2及6, N二3的采樣保持電路生成8個樣本 中的樣本3及7,以及N:4的采樣保持電路生成8個樣本中的樣本4及8。時鐘電路必須設(shè)計為生成如圖10B及10C所示的時鐘信號ple<l :4>、 p2e<l:4>、 pl—h<l:4>、 p2」<1:4>、 pi—s<l:4>、 p2s<l:4〉、 pl<l:4>、 p2<l :4>。除圖10C之外,圖10B示出了時鐘信號pKl〉及p20。應(yīng)理解這些時鐘信 號是示范性的。這些時鐘信號plO及p20用于驅(qū)動如圖10A所示的運放1090 的反饋電路的一個實施例的開關(guān)。如圖10B所示,時鐘信號pleO及p2e〈l〉并 不交疊,并且時鐘信號plO及p20并不交疊。時鐘信號pKl〉相對于ple<l> 稍許延遲。時鐘信號p24〉相對于p2eO稍許延遲。
圖U示出了圖7的與時間交錯ADC連接的采樣架構(gòu)。本實施例包括N個 與N個采樣電路的運放相應(yīng)的ADC。圖12示出了與時間交錯ADC連接的子采樣采樣保持電路,它包括在圖8 的相反相位進行釆樣。圖13示出了與時間交錯ADC連接的、提供圖9的采樣保持架構(gòu)內(nèi)運放的 虛地的子采樣采樣保持架構(gòu)。圖14示出了與時間交錯A D C連接的、與圖9的高速開關(guān)串聯(lián)連接的雙采 樣、子采樣采樣保持電路架構(gòu)。圖15示出了與以太網(wǎng)連接的裝置,其可包括采樣保持以及模數(shù)轉(zhuǎn)換的實 施例。以太網(wǎng)收發(fā)機可利用高速時間交錯ADC1540,如用于接收模擬信號所述, 并且相反地,用作生成模擬信號的DAC。該以太網(wǎng)收發(fā)機可包括在服務(wù)器1510、 開關(guān)1520或存儲裝置1530之內(nèi)。明確地,其它類型的裝置亦可使用以太網(wǎng)收 發(fā)機。盡管已描述了本發(fā)明的特定實施例,但本發(fā)明并不限于如此描述之部件的 特定形式或布置。本發(fā)明的范圍由所附的權(quán)利要求書所限定。
權(quán)利要求
1、一種采樣電路,包括第一采樣器,其以速率Fs接收模擬信號并且生成第一樣本;N個第二采樣器,第i個第二采樣器以速率Fs/N從所述第一樣本生成第二子樣本并且具有約(360/N)*(i-1)度的相位,其中i從1變化至N;N個第三采樣器,第i個第三采樣器以速率Fs/N從所述第二子樣本生成第三子樣本并且具有約((360/N)*(i-1)+180)度的相位。
2、 如權(quán)利要求1所述的采樣電路,其特征在于,任何時間點上所述N 個第二采樣器中最多有一個采樣器跟蹤所述第一采樣器的輸出,并且 所述N個第二采樣器中的每一個在某些時間點上跟蹤所述第一采樣 器的輸出。
3、 如權(quán)利要求1所述的采樣電路,其特征在于,在任何時間點上所述N 個第二采樣器中最多有兩個采樣器跟蹤所述第一采樣器的輸出,并且 所述N個第二采樣器中的每一個在某些時間點上跟蹤所述第一采樣 器的輸出。
4、 如權(quán)利要求1所述的采樣電路,進一步包括發(fā)生于所述第一釆樣器輸 出的保持期間的所述第二采樣器的跟蹤至保持的轉(zhuǎn)換。
5、 如權(quán)利要求1所述的采樣電路,其特征在于,所述第二子樣本與所述 第三子樣本為時間交錯的。
6、 如權(quán)利要求l所述的采樣電路,進一步包括,通過在Fs時鐘信號的 一個相位期間跟蹤所述模擬信號,并且在所述Fs時鐘信號的另一相 位期間保持所述第一采樣器的輸出而生成所述第一樣本。
7、 如權(quán)利要求6所述的采樣電路,進一步包括,通過在Fs/N時鐘信號的一個相位期間跟蹤所述第一采樣器的輸出信號,并且在所述Fs/N 時鐘信號的另 - 相位期間保持所述第二采樣器的輸出信號而生成所述第::子樣本。
8、 如權(quán)利要求1所述的采樣電路,其特征在于,所述第一采樣器包括開 關(guān),當(dāng)所述開關(guān)閉合時,所述開關(guān)的電阻維持為基本恒定,并且所述 開關(guān)接收所述模擬信號的全信號擺幅。
9、 如權(quán)利要求8所述的釆樣電路,其特征在于,通過對驅(qū)動所述開關(guān)的 時鐘信號進行調(diào)制的電路將所述開關(guān)的電阻維持為基本恒定,藉此 來維持所述開關(guān)內(nèi)晶體管的基本恒定的柵源電壓。
10、 如權(quán)利要求6所述的采樣電路,其特征在于,所述Fs時鐘信號在跟 蹤期間驅(qū)動跟蹤/保持開關(guān)閉合,并且所述Fs時鐘信號在保持期間驅(qū) 動所述跟蹤/保持開關(guān)斷開。
11、 如權(quán)利要求1所述的采樣電路,其特征在于,所述第二采樣器及所述 第三采樣器包括開關(guān)電容電路。
12、 如權(quán)利要求ll所述的采樣電路,其特征在于,所述第二采樣器及所 述第三采樣器包括開關(guān),并且所述開關(guān)與所述開關(guān)電容電路內(nèi)的相應(yīng) 電容連接。
13、 如權(quán)利要求11所述的采樣電路,進一步包括運放,運放與各所述第 三采樣器相對應(yīng)并且從各所述第三采樣器接收信號。
14、 如權(quán)利要求13所述的采樣電路,進一步包括從所述運放的輸出端至 所述運放的輸入端的反饋。
15、 如權(quán)利要求13所述的采樣電路,其特征在于,第i個運放從所述第 i個第三采樣器接收信號,形成總共N個運放。
16、 如權(quán)利要求13所述的采樣電路,其特征在于,各運放從所述第三采 樣器中的兩個接收信號,其中所述兩個第三采樣器的時鐘信號為大致 異相,形成總共N/2個運放。
17、 如權(quán)利要求11所述的采樣電路,其特征在于,各所述第二采樣器包 括在Fs/N采樣時鐘的第一相位期間充電的電容,并且所述第三采樣 器在所述Fs,/N采樣時鐘的第二相位期間將所述電容的電荷轉(zhuǎn)移至處 理電路。
18、 一種信號采樣的方法,包括以速率Fs接收模擬信號并且生成所述信號的第一樣本;以速率Fs/N從所述第一樣本生成第二樣本,所述第二樣本具有 約(360/N"(i-l)度的相對相位,其中i從1變化至N;以速率Fs/N從所述第二樣本生成第三樣本,并且具有約 ((360/N"(i-1)+180)度的相對相位。
19、 如權(quán)利要求18所述的方法,其特征在于,由第二采樣器生成所述第 二樣本,由第一采樣器生成所述第一樣本,并且在任何時間點上所述 N個第二采樣器中最多有一個采樣器跟蹤所述第一采樣器的輸出,并 且所述N個第二采樣器中的每一個在某些時間點上跟蹤所述第一采 樣器的輸出。
20、 如權(quán)利要求18所述的方法,其特征在于,由第二采樣器生成所述第 二樣本,由第一采樣器生成所述第一樣本,并且在任何時間點上所述 N個第二采樣器中最多有兩個采樣器跟蹤所述第一采樣器的輸出,并 且所述N個第二采樣器中的每一個在某些時間點上跟蹤所述第一采 樣器的輸出。
21、 如權(quán)利要求18所述的采樣方法,其特征在于,所述第二樣本及所述 第三樣本為時間交錯的。
22、 如權(quán)利要求18所述的采樣方法,其特征在于,通過在Fs時鐘信號的-個相位期間跟蹤所述模擬信號,并且在所述Fs時鐘信號的另一相 位期間保持第一采樣器的輸出而生成所述第一樣本。
23、 如權(quán)利要求18所述的方法,其特征在于,由第二采樣器生成所述第 二樣本,由第 一采樣器生成所述第一樣本,進 一步包括發(fā)生于所述第 -采樣器輸出的保持期間的所述第二采樣器的跟蹤至保持的轉(zhuǎn)換。
24、 如權(quán)利要求18所述的采樣方法,其特征在于,由開關(guān)電容電路生成 所述第二樣本及所述第三樣本。
25、 如權(quán)利要求18所述的采樣方法,其特征在于,由第三采樣器生成所 述第三樣本,并且運放接收來自各第三采樣器的信號。
26、 如權(quán)利要求25所述的采樣方法,進一步包括從所述運放的輸出端至所述運放的輸入端的反饋。
27、 如權(quán)利要求26所述的采樣方法,進一步包括,各運放從兩個第三采 樣器接收信號,其中,由大致異相的時鐘信號觸發(fā)所述兩個第三采樣 器,形成總共:V2個運放。
28、 如權(quán)利要求26所述的采樣方法,其特征在于,各所述第二采樣器包 括在Fs/N采樣時鐘的第一相位期間充電的電容,并且所述第三采樣 器在所述Fs/N采樣時鐘的第二相位期間將所述第二采樣器的電荷轉(zhuǎn) 移至處理電路。
29、 一種信號采樣的方法,包括第-一采樣器以速率Fs接收模擬信號并且生成第一樣本; 第二采樣器以速率Fs/N從所述第一樣本生成第二子樣本并且具有約(360/N)氣i-l)度的相對相位,其中i從1變化至N;及其中,在任何時間點上最多有兩個第二采樣器跟蹤所述第-一采樣器的輸出。
30、 如權(quán)利要求29所述的方法,其特征在于,在任何時間點上所述N個 第二采樣器中最多有一個跟蹤所述第一采樣器的輸出。
31、 如權(quán)利要求29所述的方法,其特征在于,所述N個第二采樣器中的 每一個在某些時間點上跟蹤所述第--采樣器的輸出。
32、 如權(quán)利要求29所述的方法,進一步包括第二采樣器的緩沖輸出,所 述已緩沖輸出驅(qū)動多個時間交錯ADC中的相應(yīng)ADC。
33、 如權(quán)利要求29所述的采樣方法,其特征在于,通過在Fs時鐘信號的 --個相位期間跟蹤所述模擬信號,并且在所述Fs時鐘信號的另一相 位期間保持所述第-一采樣器的輸出而生成所述第一樣本。
34、 如權(quán)利要求29所述的采樣方法,其特征在于,由開關(guān)電容電路生成 所述第二樣本。
35、 如權(quán)利要求29所述的采樣方法,進一步包括通過在Fs/N時鐘信號的-個相位期間跟蹤所述第一采樣器的輸出信號,并且在所述Fs/N時 鐘信號的另- 相位期間保持所述第二采樣器的輸出而生成所述第二 子樣本。
36、 如權(quán)利要求29所述的采樣方法,其特征在于,所述第二子樣本的跟 蹤至保持的轉(zhuǎn)換在保持所述第一采樣器輸出的期間發(fā)生。
37、 如權(quán)利要求29所述的釆樣方法,其特征在于,所述第一采樣器包括 開關(guān),當(dāng)所述開關(guān)閉合時,所述開關(guān)的電阻維持為基本恒定,并且所 述開關(guān)接收所述模擬信號的全信號擺幅。
38、 如權(quán)利要求37所述的采樣方法,其特征在于,通過對驅(qū)動所述開關(guān) 的時鐘信號進行調(diào)制的電路將所述開關(guān)的電阻維持為基本恒定,藉此 來維持所述開關(guān)內(nèi)晶體管的基本恒定的柵源電壓。
39、 一種高速交錯模數(shù)轉(zhuǎn)換方法,包括以速率Fs接收模擬信號并且生成所述信號的第一樣本; 以速率Fs/N從所述第一樣本生成第二樣本,所述第二樣本具有 約(360/N)氣i-l)度的相對相位,其中i從1變化至N;以速率Fs/N從所述第二樣本生成第三樣本,并且具有約 ((360/N),4)+180)度的相對相位; 處理所述第三樣本;及相應(yīng)的時間交錯ADC接收所述經(jīng)處理的第三樣本。
40、 如權(quán)利要求39的方法,其特征在于,由第二采樣器生成所述第二樣 本,由第一采樣器生成所述第一樣本,并且在任何時間點上所述N個 第二采樣器中最多有一個跟蹤所述第一采樣器的輸出,并且所述N 個第二采樣器中的每一個在某些時間點上跟蹤所述第一采樣器的輸 出。
41、 如權(quán)利要求39的方法,其特征在于,由第二采樣器生成所述第二樣 本,由第--采樣器生成所述第一樣本,并且在任何時間點上所述N個 第二采樣器中最多有兩個跟蹤所述第 一采樣器的輸出,并且所述N個第二采樣器中的每 一 個在某些時間點上跟蹤所述第 一 采樣器的輸出。
42、 如權(quán)利要求39所述的方法,其特征在于,由第二采樣器生成所述第 二樣本,由第一采樣器生成所述第一樣本,進一步包括發(fā)生于所述第 一釆樣器輸出的保持期間的所述第二采樣器的跟蹤至保持的轉(zhuǎn)換。
43、 如權(quán)利要求39所述的交錯模數(shù)轉(zhuǎn)換方法,其特征在于,處理所述第 三樣本包括在相應(yīng)ADC接收所述第三樣本之前緩沖所述第三樣本。
44、 如權(quán)利要求43所述的交錯模數(shù)轉(zhuǎn)換方法,其特征在于,所述緩沖包 括帶反饋的運放,所述反饋包括開關(guān)電容電路。
45、 如權(quán)利要求39所述的交錯模數(shù)轉(zhuǎn)換方法,其特征在于,通過在Fs 時鐘信號的一個相位期間跟蹤所述模擬信號,并且在所述Fs時鐘信 號的另一相位期間保持所述模擬信號而生成所述第一樣本。
46、 如權(quán)利要求39所述的交錯模數(shù)轉(zhuǎn)換方法,其特征在于,由第二采樣 器生成所述第二樣本且由第三采樣器生成所述第三樣本,并且所述第 二及第三采樣器包括開關(guān)電容電路。
47、 如權(quán)利要求39聽述的交錯模數(shù)轉(zhuǎn)換方法,其特征在于,由第三采樣 器生成所述第三樣本,并且運放接收所述第三樣本。
48、 如權(quán)利要求47所述的交錯模數(shù)轉(zhuǎn)換方法,進一步包括從所述運放的 輸出端至所述運放的輸入端的反饋。
49、 如權(quán)利要求47所述的交錯模數(shù)轉(zhuǎn)換方法,其特征在于,在第i個的 Fs/N頻率時鐘的on相位周期期間,第i個運放從第i個所述第三采 樣器接收信號,形成總共N個運放。
50、 如權(quán)利要求47所述的交錯模數(shù)轉(zhuǎn)換方法,進一步包括,各運放從兩 個第三采樣器接收信號,其中,由大致異相的時鐘信號觸發(fā)所述兩個 第三采樣器,形成總共N/2個運放以及N/2個ADC。
51、 如權(quán)利要求46所述的交錯模數(shù)轉(zhuǎn)換方法,其特征在于,各所述第二 采樣器包括在Fs./N采樣時鐘的第一相位期間充電的電容,并且所述 第三采樣器在所述Fs/N采樣時鐘的第二相位期間將所述第二采樣器 的電荷轉(zhuǎn)移至處理電路。
52、 -種高速交錯模數(shù)轉(zhuǎn)換方法,包括第'采樣器以速率Fs接收模擬信號并且生成所述信號的第一樣 本;第二釆樣器以速率Fs/N從所述第一樣本生成第二樣本,所述第 二樣本具有約(360/N"(i-l)度的相對相位,其中i從1變化至N;其中,在任何時間點上最多有兩個第二釆樣器跟蹤所述第一采 樣器的輸出;處理所述第二樣本;及相應(yīng)的時間交錯ADC接收所述經(jīng)處理的第二樣本。 53、一種包括高速模數(shù)轉(zhuǎn)換器(ADC)電路的以太網(wǎng)收發(fā)機,所述ADC電 路包括第一采樣器,其以速率Fs接收模擬信號并且生成所述信號的第--樣本;第二采樣器,其以速率Fs/N從所述第一樣本生成第二樣本,所 述第二樣本具有約(360/N"(i-l)度的相對相位,其中i從1變化至N;第三采樣器,其以速率Fs/N從所述第二樣本生成第三樣本,并 且具有約((360/N)*(i-l)+180)度的相對相位;處理所述第三樣本的裝置;及相應(yīng)的時間交錯ADC接收所述經(jīng)處理的第二樣本。
全文摘要
揭露了一種高速采樣系統(tǒng)及模數(shù)轉(zhuǎn)換器。信號采樣方法的一個實施例包括以速率Fs接收模擬信號并且生成所述信號的第一樣本,并且以速率Fs/N從所述第一樣本生成第二子樣本,并且具有約(360/N)*(i-1)度的相對相位,其中i從1變化至N。在第一實施例中,在任何時間點上最多有兩個第二采樣器跟蹤所述第一采樣器的輸出。在第二實施例中,在任何時間點上N個第二子采樣器中僅有一個跟蹤所述第一果樣器的輸出。第三實施例進一步包括以速率Fs/N從所述第二樣本生成第三樣本,并且相對相位為約((360/N)*(i-1)+180)度,其中i從1變化至N。一種交錯模數(shù)轉(zhuǎn)換的方法包括接收所述第三樣本的相應(yīng)時間交錯ADC。
文檔編號H03M1/00GK101164237SQ200680007612
公開日2008年4月16日 申請日期2006年1月12日 優(yōu)先權(quán)日2005年1月12日
發(fā)明者奧利斯特·扎布羅多, 桑迪普·庫馬·格普特 申請人:特耐極銳公司
網(wǎng)友詢問留言 已有0條留言
  • 還沒有人留言評論。精彩留言會獲得點贊!
1